Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019065329) DISPOSITIF ET PROCÉDÉ DE CODAGE, ET DISPOSITIF ET PROCÉDÉ DE DÉCODAGE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/065329 N° de la demande internationale : PCT/JP2018/034310
Date de publication : 04.04.2019 Date de dépôt international : 14.09.2018
CIB :
H04N 19/583 (2014.01)
[IPC code unknown for H04N 19/583]
Déposants :
パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ PANASONIC INTELLECTUAL PROPERTY CORPORATION OF AMERICA [US/US]; カリフォルニア州トーランス,スイート 200,マリナー アベニュー 20000 20000 Mariner Avenue, Suite 200, Torrance, California 90503, US
Inventeurs :
安倍 清史 ABE, Kiyofumi; JP
西 孝啓 NISHI, Takahiro; --
遠間 正真 TOMA, Tadamasa; --
加納 龍一 KANOH, Ryuichi; --
Mandataire :
新居 広守 NII, Hiromori; JP
寺谷 英作 TERATANI, Eisaku; JP
道坂 伸一 MICHISAKA, Shinichi; JP
Données relatives à la priorité :
62/563,77527.09.2017US
Titre (EN) ENCODING DEVICE, DECODING DEVICE, ENCODING METHOD AND DECODING METHOD
(FR) DISPOSITIF ET PROCÉDÉ DE CODAGE, ET DISPOSITIF ET PROCÉDÉ DE DÉCODAGE
(JA) 符号化装置、復号装置、符号化方法、及び復号方法
Abrégé :
(EN) An encoding device (100) comprises a circuit and a memory. In inter-prediction processing, when using the memory to perform OBMC processing in sub-block units in an inter-prediction mode for performing motion compensation in sub-block units, the circuit performs predicted image correction processing by acquiring reference pixels for predicted image correction of a sub-block to be encoded by using at least one of (i) a motion vector of a block or a sub-block adjacent to the upper side of the sub-block to be encoded, and (ii) a motion vector of a block or a sub-block adjacent to the left side of the sub-block to be encoded.
(FR) La présente invention concerne un dispositif de codage (100) comprenant un circuit et une mémoire. Dans un traitement de prédiction inter, lorsque la mémoire est utilisée pour réaliser un traitement OBMC dans des unités de sous-bloc dans un mode de prédiction inter servant à réaliser une compensation de mouvement dans les unités de sous-bloc, le circuit réalise un traitement de correction d'image prédéfinie par acquisition de pixels de référence en vue d'une correction d'image prédéfinie d'un sous-bloc à coder à l'aide (i) d'un vecteur de mouvement (MV) d'un bloc ou d'un sous-bloc adjacent au côté supérieur du sous-bloc à coder et/ou (ii) d'un vecteur de mouvement d'un bloc ou d'un sous-bloc adjacent au côté gauche du sous-bloc à coder.
(JA) 符号化装置(100)は、回路と、メモリと、を備え、回路は、メモリを用いて、インター予測処理において、サブブロック単位で動き補償を行うインター予測モードで、サブブロック単位のOBMC処理を行う際に、(i)符号化対象サブブロックの上側に隣接するブロック又はサブブロックの動きベクトル、及び、(ii)符号化対象サブブロックの左側に隣接するブロック又はサブブロックの動きベクトル、の少なくとも一方を用いて、符号化対象サブブロックの予測画像補正用の参照画素を取得して予測画像補正処理を行う。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)