Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019065234) PROCÉDÉ DE FABRICATION D'UN SUBSTRAT SUR LEQUEL SONT FORMÉES DES ÉLECTRODES
Dernières données bibliographiques dont dispose le Bureau internationalFormuler une observation

N° de publication : WO/2019/065234 N° de la demande internationale : PCT/JP2018/033780
Date de publication : 04.04.2019 Date de dépôt international : 12.09.2018
CIB :
G06F 3/041 (2006.01) ,B32B 7/02 (2006.01) ,B32B 37/00 (2006.01) ,G06F 3/044 (2006.01) ,H01B 13/00 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
3
Dispositions d'entrée pour le transfert de données à traiter pour leur donner une forme utilisable par le calculateur; Dispositions de sortie pour le transfert de données de l'unité de traitement à l'unité de sortie, p.ex. dispositions d'interface
01
Dispositions d'entrée ou dispositions d'entrée et de sortie combinées pour l'interaction entre l'utilisateur et le calculateur
03
Dispositions pour convertir sous forme codée la position ou le déplacement d'un élément
041
Numériseurs, p.ex. pour des écrans ou des pavés tactiles, caractérisés par les moyens de transduction
B TECHNIQUES INDUSTRIELLES; TRANSPORTS
32
PRODUITS STRATIFIÉS
B
PRODUITS STRATIFIÉS, c. à d. FAITS DE PLUSIEURS COUCHES DE FORME PLANE OU NON PLANE, p.ex. CELLULAIRE OU EN NID D'ABEILLES
7
Produits stratifiés caractérisés par la relation entre les couches, c. à d. produits comprenant essentiellement des couches ayant des propriétés physiques différentes, ou produits caractérisés par la jonction entre couches
02
en ce qui concerne les propriétés physiques, p.ex. la dureté
B TECHNIQUES INDUSTRIELLES; TRANSPORTS
32
PRODUITS STRATIFIÉS
B
PRODUITS STRATIFIÉS, c. à d. FAITS DE PLUSIEURS COUCHES DE FORME PLANE OU NON PLANE, p.ex. CELLULAIRE OU EN NID D'ABEILLES
37
Procédés ou dispositifs pour la stratification, p.ex. par polymérisation ou par liaison à l'aide d'ultrasons
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
3
Dispositions d'entrée pour le transfert de données à traiter pour leur donner une forme utilisable par le calculateur; Dispositions de sortie pour le transfert de données de l'unité de traitement à l'unité de sortie, p.ex. dispositions d'interface
01
Dispositions d'entrée ou dispositions d'entrée et de sortie combinées pour l'interaction entre l'utilisateur et le calculateur
03
Dispositions pour convertir sous forme codée la position ou le déplacement d'un élément
041
Numériseurs, p.ex. pour des écrans ou des pavés tactiles, caractérisés par les moyens de transduction
044
par des moyens capacitifs
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
B
CÂBLES; CONDUCTEURS; ISOLATEURS; EMPLOI DE MATÉRIAUX SPÉCIFIÉS POUR LEURS PROPRIÉTÉS CONDUCTRICES, ISOLANTES OU DIÉLECTRIQUES
13
Appareils ou procédés spécialement adaptés à la fabrication de conducteurs ou câbles
Déposants :
東レ株式会社 TORAY INDUSTRIES, INC. [JP/JP]; 東京都中央区日本橋室町2丁目1番1号 1-1, Nihonbashi-Muromachi 2-chome, Chuo-ku, Tokyo 1038666, JP
Inventeurs :
橋本大樹 HASHIMOTO, Taiki; JP
高瀬皓平 TAKASE, Kohei; JP
Données relatives à la priorité :
2017-18450326.09.2017JP
Titre (EN) METHOD FOR MANUFACTURING SUBSTRATE WITH ELECTRODES FORMED THEREON
(FR) PROCÉDÉ DE FABRICATION D'UN SUBSTRAT SUR LEQUEL SONT FORMÉES DES ÉLECTRODES
(JA) 電極付き基板の製造方法
Abrégé :
(EN) Provided is a method for manufacturing a substrate with electrodes formed thereon, wherein positional accuracy is excellent even when a thin film transparent substrate that is difficult to see is used, transmittance differences and moiré can be suppressed, and yield is high. This method for manufacturing a substrate with electrodes formed thereon in which a first electrode, an insulating layer, and a second electrode are formed on a first transparent substrate having a thickness of no greater than 200 μm comprises: a step for forming the first electrode on at least one surface of the first transparent substrate; a step for forming the insulating layer on the surface on which the first electrode of the transparent substrate is formed; and a step for forming the second electrode on the insulating layer, wherein the first electrode and/or the second electrode are opaque.
(FR) L'invention concerne un procédé de fabrication d'un substrat sur lequel sont formées des électrodes. La précision de position est excellente même lorsqu'un substrat transparent à film mince qui est difficile à voir est utilisé, les différences de transmittance et le moiré peuvent être supprimés, et le rendement est élevé. Ledit procédé de fabrication d'un substrat sur lequel sont formées des électrodes dans lequel une première électrode, une couche isolante, et une seconde électrode sont formées sur un premier substrat transparent ayant une épaisseur inférieure ou égale à 200 µm comprend : une étape de formation de la première électrode sur au moins une surface du premier substrat transparent ; une étape de formation de la couche isolante sur la surface sur laquelle est formée la première électrode du substrat transparent ; et une étape de formation de la seconde électrode sur la couche isolante, la première électrode et/ou la seconde électrode étant opaques.
(JA) 視認されにくく、薄膜透明基板を用いても位置精度に優れ、透過率差やモアレを抑制することができる、歩留まりの高い電極付き基板の製造方法を提供する。厚さ200μm以下の第一の透明基板上に、第一の電極、絶縁層および第二の電極を有する電極付き基板の製造方法であって、 前記第一の透明基板の少なくとも片面に第一の電極を形成する工程と、 前記透明基板の第一の電極が形成されている面に絶縁層を形成する工程と、 前記絶縁層上に第二の電極を形成する工程を有し、 第一の電極および/または第二の電極が不透明である電極付き基板の製造方法である。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : Japonais (JA)
Langue de dépôt : Japonais (JA)