Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019049545) MULTIPLEXEUR, CIRCUIT FRONTAL À HAUTE FRÉQUENCE ET DISPOSITIF DE COMMUNICATION
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/049545 N° de la demande internationale : PCT/JP2018/028010
Date de publication : 14.03.2019 Date de dépôt international : 26.07.2018
CIB :
H03H 7/46 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
H
RÉSEAUX D'IMPÉDANCES, p.ex. CIRCUITS RÉSONNANTS; RÉSONATEURS
7
Réseaux à plusieurs accès comportant comme composants uniquement des éléments électriques passifs
46
Réseaux pour connecter plusieurs sources ou charges, fonctionnant sur des fréquences ou dans des bandes de fréquence différentes, à une charge ou à une source commune
Déposants :
株式会社村田製作所 MURATA MANUFACTURING CO., LTD. [JP/JP]; 京都府長岡京市東神足1丁目10番1号 10-1, Higashikotari 1-chome, Nagaokakyo-shi, Kyoto 6178555, JP
Inventeurs :
森 弘嗣 MORI, Hirotsugu; JP
Mandataire :
吉川 修一 YOSHIKAWA, Shuichi; JP
傍島 正朗 SOBAJIMA, Masaaki; JP
Données relatives à la priorité :
2017-17270008.09.2017JP
Titre (EN) MULTIPLEXER, HIGH FREQUENCY FRONT END CIRCUIT AND COMMUNICATION DEVICE
(FR) MULTIPLEXEUR, CIRCUIT FRONTAL À HAUTE FRÉQUENCE ET DISPOSITIF DE COMMUNICATION
(JA) マルチプレクサ、高周波フロントエンド回路及び通信装置
Abrégé :
(EN) This multiplexer (1) is provided with: a demultiplexing circuit (11) having a common terminal (110c) and individual terminals (111 and 112), and a filter (21) connected to the individual terminal (111) and a filter (22) connected to the individual terminal (112). The demultiplexing circuit (11) is also provided with: an impedance circuit (Z1) provided in series on a path (r1) connecting the common terminal (110c) and the individual terminal (111); an impedance circuit (Z2) provided in series on a path (r2) connecting the common terminal (110c) and the individual terminal (112); an impedance circuit (Z3); and a switching circuit (12). The switching circuit (12) connects only one of a node (N1) on the path (r1) between the impedance circuit (Z1) and the individual terminal (111) and a node (N2) on the path (r2) between the impedance circuit (Z2) and the individual terminal (112) to the ground through the impedance circuit (Z3).
(FR) Multiplexeur (1) comportant : un circuit de démultiplexage (11) ayant une borne commune (110c) et des bornes individuelles (111 et 112), et un filtre (21) connecté à la borne individuelle (111) et un filtre (22) connecté à la borne individuelle (112). Le circuit de démultiplexage (11) comprend également : un circuit d'impédance (Z1) disposé en série sur un trajet (r1) reliant la borne commune (110c) et la borne individuelle (111) ; un circuit d'impédance (Z2) disposé en série sur un chemin (r2) reliant la borne commune (110c) et la borne individuelle (112) ; un circuit d'impédance (Z3) ; et un circuit de commutation (12). Le circuit de commutation (12) connecte uniquement l'un d'un nœud (N1) sur le trajet (r1) entre le circuit d'impédance (Z1) et la borne individuelle (111) et d'un nœud (N2) sur le trajet (r2) entre le circuit d'impédance (Z2) et la borne individuelle (112) au sol par l'intermédiaire du circuit d'impédance (Z3).
(JA) マルチプレクサ(1)は、共通端子(110c)、個別端子(111及び112)を有する分波回路(11)と、個別端子(111)に接続されたフィルタ(21)と個別端子(112)に接続されたフィルタ(22)とを備える。分波回路(11)は、さらに、共通端子(110c)と個別端子(111)とを接続する経路(r1)上に直列に設けられたインピーダンス回路(Z1)と、共通端子(110c)と個別端子(112)とを接続する経路(r2)上に直列に設けられたインピーダンス回路(Z2)と、インピーダンス回路(Z3)及びスイッチ回路(12)と、を備える。スイッチ回路(12)は、インピーダンス回路(Z1)と個別端子(111)との間の経路(r1)上のノード(N1)、及び、インピーダンス回路(Z2)と個別端子(112)との間の経路(r2)上のノード(N2)のうち一方のみを、インピーダンス回路(Z3)を介してグランドに接続する。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)