Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019046710) LOGIQUE UNIFIÉE POUR INSTRUCTIONS DE PROCESSEUR À PSEUDONYMES
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/046710 N° de la demande internationale : PCT/US2018/049080
Date de publication : 07.03.2019 Date de dépôt international : 31.08.2018
CIB :
G06F 9/30 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9
Dispositions pour la commande par programme, p.ex. unité de commande
06
utilisant un programme emmagasiné, c. à. d. utilisant une unité de stockage interne de l'équipement de traitement de données pour recevoir et conserver le programme
30
Dispositions pour exécuter des instructions machine, p.ex. le décodage des instructions
Déposants :
MIPS TECH, LLC [US/US]; 3201 Scott Blvd. Santa Clara, CA 95054, US
Inventeurs :
ROBINSON, James, Hippisley; US
TAYLOR, Morgyn; US
Mandataire :
ADAMS, Dean, R.; US
Données relatives à la priorité :
62/552,79631.08.2017US
Titre (EN) UNIFIED LOGIC FOR ALIASED PROCESSOR INSTRUCTIONS
(FR) LOGIQUE UNIFIÉE POUR INSTRUCTIONS DE PROCESSEUR À PSEUDONYMES
Abrégé :
(EN) A binary logic circuit for manipulating an input binary string includes a first stage of a first group of multiplexers arranged to select respective portions of an input binary string and configured to receive a respective first control. A second stage is included in which a plurality of a second group of multiplexers is arranged to select respective portions of the input binary string and configured to receive a respective second control signal. The control signals are provided such that each multiplexer of a second group is configured to select a respective second portion of the first binary string. Control circuitry is configured to generate the first and second control signals such that two or more of the first groups and/or two or more of the second groups of multiplexers are independently controllable.
(FR) L’invention concerne un circuit logique binaire destiné à manipuler une chaîne binaire d'entrée qui comprend un premier étage d'un premier groupe de multiplexeurs agencés pour sélectionner des parties respectives d'une chaîne binaire d'entrée et configurées pour recevoir une première commande respective. Un second étage est inclus dans lequel une pluralité d'un second groupe de multiplexeurs est agencé pour sélectionner des parties respectives de la chaîne binaire d'entrée et configurée pour recevoir un second signal de commande respectif. Les signaux de commande sont fournis de telle sorte que chaque multiplexeur d'un second groupe est configuré pour sélectionner une seconde partie respective de la première chaîne binaire Des circuits de commande sont configurés pour générer les premier et second signaux de commande de telle sorte qu'au moins deux des premiers groupes et/ou au moins deux des seconds groupes de multiplexeurs peuvent être commandés de manière indépendante.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)