Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019046018) DISPOSITIF DE MÉMOIRE À GESTION DE PUISSANCE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/046018 N° de la demande internationale : PCT/US2018/046766
Date de publication : 07.03.2019 Date de dépôt international : 14.08.2018
CIB :
G06F 1/32 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1
Détails non couverts par les groupes G06F3/-G06F13/89
26
Alimentation en énergie électrique, p.ex. régulation à cet effet
32
Moyens destinés à économiser de l'énergie
Déposants :
MICRON TECHNOLOGY, INC. [US/US]; 8000 S. Federal Way, P.O. Box 6 Boise, ID 83707-0006, US
Inventeurs :
MYERS, Brock; US
MIES, Carl; US
Mandataire :
PARKER, Paul, T.; US
AI, Bing; US
ARAIZA, Alberto, G.; US
ARNETT, Stephen, E.; US
SUMEDHA, Ahuja; US
Données relatives à la priorité :
15/692,55331.08.2017US
Titre (EN) MEMORY DEVICE WITH POWER MANAGEMENT
(FR) DISPOSITIF DE MÉMOIRE À GESTION DE PUISSANCE
Abrégé :
(EN) A memory device includes a memory array including a plurality of memory components; and a controller coupled to the memory array, the controller configured to: determine a set of transactions to be implemented across two or more memory components according to an initial schedule; calculate a first plurality of power consumption levels corresponding to the initial schedule; and if one or more of the power consumption levels exceed a predetermined threshold, calculate an updated schedule for implementing the set of transactions across the two or more memory components, wherein the updated schedule corresponds to a second plurality of power consumption levels that are all at or below the predetermined threshold.
(FR) Un dispositif de mémoire comprend : une matrice de mémoire contenant une pluralité de composants de mémoire ; et un contrôleur couplé à la matrice de mémoire. Le contrôleur est configuré pour : déterminer un ensemble de transactions devant être exécutées par l'intermédiaire d'au moins deux composants de mémoire en fonction d'un programme initial ; calculer une première pluralité de niveaux de consommation de puissance correspondant au programme initial ; et, si un ou plusieurs des niveaux de consommation de puissance sont supérieurs à un seuil prédéterminé, calculer un programme mis à jour d'exécution de l'ensemble de transactions par l'intermédiaire desdits au moins deux composants de mémoire, le programme mis à jour correspondant à une seconde pluralité de niveaux de consommation de puissance qui sont tous inférieurs ou égaux au seuil prédéterminé.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)