Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019046013) APPAREILS ET PROCÉDÉS POUR FOURNIR DES SIGNAUX D'HORLOGE ACTIFS ET INACTIFS
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/046013 N° de la demande internationale : PCT/US2018/046714
Date de publication : 07.03.2019 Date de dépôt international : 14.08.2018
CIB :
G11C 7/22 (2006.01) ,G11C 7/10 (2006.01)
G PHYSIQUE
11
ENREGISTREMENT DE L'INFORMATION
C
MÉMOIRES STATIQUES
7
Dispositions pour écrire une information ou pour lire une information dans une mémoire numérique
22
Circuits de synchronisation ou d'horloge pour la lecture-écriture (R-W); Générateurs ou gestion de signaux de commande pour la lecture-écriture (R-W)
G PHYSIQUE
11
ENREGISTREMENT DE L'INFORMATION
C
MÉMOIRES STATIQUES
7
Dispositions pour écrire une information ou pour lire une information dans une mémoire numérique
10
Dispositions d'interface d'entrée/sortie (E/S, I/O) de données, p.ex. circuits de commande E/S de données, mémoires tampon de données E/S
Déposants :
MICRON TECHNOLOGY, INC. [US/US]; 8000 South Federal Way Boise, Idaho 83716-9632, US
Inventeurs :
LEE, Hyun Yoo; US
Mandataire :
ENG, Kimton; DORSEY & WHITNEY LLP IP Docket - SE 701 5th Avenue Suite 6100 Seattle, Washington 98104, US
ENG, Kimton; US
FAUTH D., Justen; US
ANDKEN, Kerry Lee; US
HEGSTROM, Brandon; US
CORDRAY, Michael S.; US
ITO, Mika; US
MA, Yue Matthew; US
MEIKLEJOHN, Paul T.; US
QUECAN, Andrew; US
WETZEL, Elen; US
SPAITH, Jennifer; US
STERN, Ronald; US
Données relatives à la priorité :
15/692,99331.08.2017US
Titre (EN) APPARATUSES AND METHODS FOR PROVIDING ACTIVE AND INACTIVE CLOCK SIGNALS
(FR) APPAREILS ET PROCÉDÉS POUR FOURNIR DES SIGNAUX D'HORLOGE ACTIFS ET INACTIFS
Abrégé :
(EN) Apparatuses and methods for providing active an inactive clock signals are disclosed. An example apparatus includes an input clock buffer and a clock divider circuit. The input clock buffer includes a receiver circuit configured to receive first and second clock signals or first and second constant voltages. The receiver circuit is further configured to provide first and second output signals based on the complementary clock signals or the first and second constant voltages. The first and second clock signals are complementary and the second constant voltage is less than the first constant voltage. The clock divider circuit is configured to receive the first and second output signals and provide multiphase clock signals based on the first and second output signals from the input clock buffer.
(FR) L'invention concerne des appareils et des procédés pour fournir des signaux d'horloge actifs et inactifs. Un appareil donné à titre d'exemple comprend un tampon d'horloge d'entrée et un circuit diviseur d'horloge. Le tampon d'horloge d'entrée comprend un circuit récepteur configuré pour recevoir des premier et second signaux d'horloge ou des première et seconde tensions constantes. Le circuit récepteur est en outre configuré pour fournir des premier et second signaux de sortie sur la base des signaux d'horloge complémentaires ou des première et seconde tensions constantes. Les premier et second signaux d'horloge sont complémentaires et la seconde tension constante est inférieure à la première tension constante. Le circuit diviseur d'horloge est configuré pour recevoir les premier et second signaux de sortie et fournir des signaux d'horloge multiphasés sur la base des premier et second signaux de sortie provenant du tampon d'horloge d'entrée.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)