Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019044141) DISPOSITIF DE COMMANDE ÉLECTRONIQUE ET PROCÉDÉ DE RECONFIGURATION POUR CIRCUIT
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/044141 N° de la demande internationale : PCT/JP2018/024340
Date de publication : 07.03.2019 Date de dépôt international : 27.06.2018
CIB :
H03K 19/177 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
19
Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion
02
utilisant des éléments spécifiés
173
utilisant des circuits logiques élémentaires comme composants
177
disposés sous forme matricielle
Déposants :
日立オートモティブシステムズ株式会社 HITACHI AUTOMOTIVE SYSTEMS, LTD. [JP/JP]; 茨城県ひたちなか市高場2520番地 2520, Takaba, Hitachinaka-shi, Ibaraki 3128503, JP
Inventeurs :
植田 泰輔 UETA, Taisuke; JP
新保 健一 SHIMBO, Kenichi; JP
鳥羽 忠信 TOBA, Tadanobu; JP
坂本 英之 SAKAMOTO, Hideyuki; JP
Mandataire :
特許業務法人サンネクスト国際特許事務所 SUNNEXT INTERNATIONAL PATENT OFFICE; 東京都品川区東品川二丁目3番12号 シーフォ-トスクエア センタ-ビルディング16階 Seafort Square Center Building, 16F, 2-3-12, Higashishinagawa, Shinagawa-ku, Tokyo 1400002, JP
Données relatives à la priorité :
2017-16336828.08.2017JP
Titre (EN) ELECTRONIC CONTROL DEVICE, AND RECONFIGURATION METHOD FOR CIRCUIT
(FR) DISPOSITIF DE COMMANDE ÉLECTRONIQUE ET PROCÉDÉ DE RECONFIGURATION POUR CIRCUIT
(JA) 電子制御装置、回路の再構成方法
Abrégé :
(EN) An electronic control device comprises: a logic circuit capable of reconfiguring a plurality of arithmetic circuits including a first circuit and a second circuit; a reconfiguration control unit that performs reconfiguration of the arithmetic circuit and confirmation of the reconfigured arithmetic circuit based on a reconfiguration command; and a processing control unit that sends the reconfiguration command to the reconfiguration control unit, and that has an operation executed by the arithmetic unit. When a first reconfiguration command is received, the reconfiguration control unit performs reconfiguration and confirmation of the first circuit. When confirmation of the first circuit by the reconfiguration control unit is completed, the processing control unit has an operation executed by the first circuit. After completion of reconfiguration of the first circuit and until competition of execution of a designated process by the first circuit, the processing control unit sends a second reconfiguration command and starts reconfiguration of the second circuit by the reconfiguration control unit.
(FR) Cette invention concerne un dispositif de commande électronique, comprenant : un circuit logique capable de reconfigurer une pluralité de circuits arithmétiques comprenant un premier circuit et un second circuit ; une unité de commande de reconfiguration qui effectue une reconfiguration du circuit arithmétique et une confirmation du circuit arithmétique reconfiguré sur la base d'une commande de reconfiguration ; et une unité de commande de traitement qui transmet la commande de reconfiguration à l'unité de commande de reconfiguration, et qui amène l'unité arithmétique à exécuter une opération. Lorsqu'une première commande de reconfiguration est reçue, l'unité de commande de reconfiguration effectue une reconfiguration et une confirmation du premier circuit. Lorsque la confirmation du premier circuit par l'unité de commande de reconfiguration est achevée, l'unité de commande de traitement amène le premier circuit à exécuter une opération. Après achèvement de la reconfiguration du premier circuit et jusqu'à l'achèvement de l'exécution d'un processus déterminé par le premier circuit, l'unité de commande de traitement transmet une seconde commande de reconfiguration et démarre la reconfiguration du second circuit par l'unité de commande de reconfiguration.
(JA) 電子制御装置は、第1回路および第2回路を含む複数の演算回路を再構成可能な論理回路と、再構成指令に基づき、演算回路の再構成および再構成した演算回路の確認を行う再構成制御部と、再構成制御部への再構成指令の送信、および演算部に演算を実行させる処理制御部とを備え、再構成制御部は、第1の再構成指令を受信すると、第1回路の再構成および確認を行い、処理制御部は、再構成制御部による第1回路の確認が完了すると、第1回路に演算を実行させ、処理制御部は、第1回路の再構成が完了してから第1回路の所定の処理の実行が完了するまでに、第2の再構成指令を送信して再構成制御部に第2回路の再構成を開始させる。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)