Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019042314) REGISTRE À DÉCALAGE, CIRCUIT D'ATTAQUE DE GRILLE, PANNEAU D'AFFICHAGE ET PROCÉDÉ D'ATTAQUE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/042314 N° de la demande internationale : PCT/CN2018/102937
Date de publication : 07.03.2019 Date de dépôt international : 29.08.2018
CIB :
G11C 19/28 (2006.01)
G PHYSIQUE
11
ENREGISTREMENT DE L'INFORMATION
C
MÉMOIRES STATIQUES
19
Mémoires numériques dans lesquelles l'information est déplacée par échelons, p.ex. registres à décalage
28
utilisant des éléments semi-conducteurs
Déposants :
京东方科技集团股份有限公司 BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; 中国北京市 朝阳区酒仙桥路10号 No.10 Jiuxianqiao Rd., Chaoyang District Beijing 100015, CN
合肥京东方光电科技有限公司 HEFEI BOE OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; 中国安徽省合肥市 铜陵北路2177号 No.2177 Tonglingbei Road Hefei, Anhui 230012, CN
Inventeurs :
冯思林 FENG, Silin; CN
董职福 DONG, Zhifu; CN
薛伟 XUE, Wei; CN
李红敏 LI, Hongmin; CN
Mandataire :
北京市柳沈律师事务所 LIU, SHEN & ASSOCIATES; 中国北京市 海淀区彩和坊路10号1号楼10层 10th Floor, Building 1, 10 Caihefang Road, Haidian District Beijing 100080, CN
Données relatives à la priorité :
201710755253.329.08.2017CN
Titre (EN) SHIFT REGISTER, GATE DRIVE CIRCUIT, DISPLAY PANEL, AND DRIVING METHOD
(FR) REGISTRE À DÉCALAGE, CIRCUIT D'ATTAQUE DE GRILLE, PANNEAU D'AFFICHAGE ET PROCÉDÉ D'ATTAQUE
(ZH) 移位寄存器、栅极驱动电路、显示面板及驱动方法
Abrégé :
(EN) A shift register (100), a gate drive circuit (10), a display panel (1), and a driving method. The shift register (100) comprises: an input circuit (110), which is connected to a pull-up node (PU) and an input signal terminal (INPUT) respectively; an output circuit (120), which is connected to the pull-up node (PU), a clock signal terminal (CLK), a direct current signal terminal (GCH) and an input terminal (OUTPUT) respectively, wherein the clock signal terminal (CLK) provides a clock signal, the direct current signal terminal (GCH) provides a direct current signal, and the output circuit (120) outputs a scanning signal from the output terminal (OUTPUT); and an output pull-down circuit (130), which is connected to the output circuit (120). The output circuit (120) is configured to output a scanning signal from the output terminal (OUTPUT) as one from among the direct current signal and the clock signal when a first output condition is satisfied; the output pull-down circuit (130) is configured to pull down the scanning signal when a second output condition is satisfied.
(FR) L'invention concerne un registre à décalage (100), un circuit d'attaque de grille (10), un panneau d'affichage (1) et un procédé d'attaque. Le registre à décalage (100) comprend : un circuit d'entrée (110), qui est connecté à un noeud d'excursion haute (PU) et à une borne de signal d'entrée (INPUT) respectivement; un circuit de sortie (120), qui est connecté au noeud d'excursion haute (PU), à une borne de signal d'horloge (CLK), à une borne de signal de courant continu (GCH) et à une borne d'entrée (OUTPUT) respectivement, la borne de signal d'horloge (CLK) fournissant un signal d'horloge, la borne de signal de courant continu (GCH) fournissant un signal de courant continu, et le circuit de sortie (120) délivre en sortie un signal de balayage à partir de la borne de sortie (OUTPUT); et un circuit d'excursion basse de sortie (130), qui est connecté au circuit de sortie (120). Le circuit de sortie (120) est configuré pour délivrer en sortie un signal de balayage à partir de la borne de sortie (OUTPUT) sous la forme d'un signal parmi le signal de courant continu et le signal d'horloge lorsqu'une première condition de sortie est satisfaite; le circuit d'excursion basse de sortie (130) est configuré pour abaisser le signal de balayage lorsqu'une seconde condition de sortie est satisfaite.
(ZH) 一种移位寄存器(100)、栅极驱动电路(10)、显示面板(1)及驱动方法。该移位寄存器(100)包括:输入电路(110),与上拉节点(PU)和输入信号端(INPUT)分别连接;输出电路(120),与所述上拉节点(PU)、时钟信号端(CLK)、直流信号端(GCH)及输出端(OUTPUT)分别连接,其中,所述时钟信号端(CLK)提供时钟信号,所述直流信号端(GCH)提供直流信号,所述输出电路(120)从所述输出端(OUTPUT)输出扫描信号;以及输出下拉电路(130),与所述输出电路(120)连接。所述输出电路(120)被配置为,在满足第一输出条件时,从所述输出端(OUTPUT)输出的扫描信号为所述直流信号和所述时钟信号之一;所述输出下拉电路(130)被配置为,在满足第二输出条件时,下拉所述扫描信号。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)