Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019033493) CIRCUIT GOA ET DISPOSITIF D'AFFICHAGE À CRISTAUX LIQUIDES
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/033493 N° de la demande internationale : PCT/CN2017/101975
Date de publication : 21.02.2019 Date de dépôt international : 15.09.2017
CIB :
G09G 3/36 (2006.01)
G PHYSIQUE
09
ENSEIGNEMENT; CRYPTOGRAPHIE; PRÉSENTATION; PUBLICITÉ; SCEAUX
G
DISPOSITIONS OU CIRCUITS POUR LA COMMANDE DE L'AFFICHAGE UTILISANT DES MOYENS STATIQUES POUR PRÉSENTER UNE INFORMATION VARIABLE
3
Dispositions ou circuits de commande présentant un intérêt uniquement pour l'affichage utilisant des moyens de visualisation autres que les tubes à rayons cathodiques
20
pour la présentation d'un ensemble de plusieurs caractères, p.ex. d'une page, en composant l'ensemble par combinaison d'éléments individuels disposés en matrice
34
en commandant la lumière provenant d'une source indépendante
36
utilisant des cristaux liquides
Déposants :
深圳市华星光电半导体显示技术有限公司 SHENZHEN CHINA STAR OPTOELECTRONICS SEMICONDUCTOR DISPLAY TECHNOLOGY CO., LTD. [CN/CN]; 中国广东省深圳市 光明新区公明街道塘明大道9-2号 No.9-2, Tangming Road, Gongming Street, Guangming New District Shenzhen, Guangdong 518132, CN
Inventeurs :
王添鸿 WANG, Tianhong; CN
陈书志 CHEN, Shujhih; CN
Mandataire :
深圳市德力知识产权代理事务所 COMIPS INTELLECTUAL PROPERTY OFFICE; 中国广东省深圳市 福田区上步中路深勘大厦15E Room 15E Shenkan Building, Shangbu Zhong Road, Futian District Shenzhen, Guangdong 518028, CN
Données relatives à la priorité :
201710693610.814.08.2017CN
Titre (EN) GOA CIRCUIT AND LIQUID CRYSTAL DISPLAY DEVICE
(FR) CIRCUIT GOA ET DISPOSITIF D'AFFICHAGE À CRISTAUX LIQUIDES
(ZH) GOA电路及液晶显示装置
Abrégé :
(EN) A GOA circuit and a liquid crystal display device, enabling Q-node output waveforms of all of levels of GOA units to be consistent. The GOA circuit comprises an Nth-level GOA unit comprising a pull-up control circuit, a pull-up circuit, a pull-down circuit, a pull-down holding circuit, and a bootstrap capacitor (Cb). A first clock signal (CK(N)) is input to the pull-up circuit, and a level signal output end (ST(N)) of the Nth-level GOA unit is connected to the pull-up circuit. The pull-up control circuit comprises a first thin film transistor (T11). A gate of the first thin film transistor (T11) is connected to a level signal output end of an (N-m)th-level GOA unit, a source thereof is connected to a gate of a second thin film transistor (T12), and a drain thereof is connected to an input second clock signal (XCK(N)). A source and a drain of the second thin film transistor (T12) are respectively connected to the level signal output end of the (N-m)th-level GOA unit and a node (Q(N)).
(FR) La présente invention concerne un circuit GOA et un dispositif d'affichage à cristaux liquides qui permettent à des formes d'onde de sortie de nœud Q de tous les niveaux d'unités GOA d'être cohérentes. Le circuit GOA comprend une unité GOA de N ième niveau comprenant un circuit de commande de résistance de tirage, un circuit de résistance de tirage, un circuit de résistance de rappel, un circuit de maintien de résistance de rappel et un condensateur d'amorçage (Cb). Un premier signal d'horloge (CK (N)) est entré dans le circuit de résistance de tirage, et une extrémité de sortie de signal de niveau (ST (N)) de l'unité GOA de N ième niveau est connectée au circuit de résistance de tirage. Le circuit de commande de résistance de tirage comprend un premier transistor à couches minces (T11). Une grille du premier transistor à couches minces (T11) est connectée à une extrémité de sortie de signal de niveau d'un (N-m)ème niveau, une source de ce dernier est connectée à une grille d'un second transistor à couches minces (T12), et un drain de ce dernier est connecté à un second signal d'horloge d'entrée (XCK(N)). Une source et un drain du second transistor à couches minces (T12) sont respectivement connectés à l'extrémité de sortie de signal de niveau du (N-m) ème niveau et un nœud (Q(N)).
(ZH) 一种GOA电路及液晶显示装置,能够使各级GOA单元的Q节点输出波形表现一致。GOA电路包括:第N级GOA单元包括上拉控制电路,上拉电路,下拉电路,下拉维持电路,以及自举电容(Cb);第一时钟信号(CK(N))输入上拉电路,第N级GOA单元的级传信号输出端(ST(N))与上拉电路连接;上拉控制电路包括:第一薄膜晶体管(T11),其栅极连接第N-m级GOA单元的级传信号输出端,源极和漏极分别连接第二薄膜晶体管(T12)的栅极和输入第二时钟信号(XCK(N));第二薄膜晶体管(T12)的源极和漏极分别连接第N-m级GOA单元的级传信号输出端和节点(Q(N))。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)