Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019032808) ACCÉLÉRATEUR DE RÉSEAU NEURONAL À PARAMÈTRES RÉSIDENTS SUR PUCE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/032808 N° de la demande internationale : PCT/US2018/045974
Date de publication : 14.02.2019 Date de dépôt international : 09.08.2018
CIB :
G06N 3/063 (2006.01) ,G06N 3/04 (2006.01) ,G06F 9/00 (2006.01) ,G06F 12/00 (2006.01) ,G06F 13/00 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
N
SYSTÈMES DE CALCULATEURS BASÉS SUR DES MODÈLES DE CALCUL SPÉCIFIQUES
3
Systèmes de calculateurs basés sur des modèles biologiques
02
utilisant des modèles de réseaux neuronaux
06
Réalisation physique, c. à d. mise en oeuvre matérielle de réseaux neuronaux, de neurones ou de parties de neurones
063
utilisant des moyens électroniques
G PHYSIQUE
06
CALCUL; COMPTAGE
N
SYSTÈMES DE CALCULATEURS BASÉS SUR DES MODÈLES DE CALCUL SPÉCIFIQUES
3
Systèmes de calculateurs basés sur des modèles biologiques
02
utilisant des modèles de réseaux neuronaux
04
Architecture, p.ex. topologie d'interconnexion
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9
Dispositions pour la commande par programme, p.ex. unité de commande
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
12
Accès, adressage ou affectation dans des systèmes ou des architectures de mémoire
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
Déposants :
GOOGLE LLC [US/US]; 1600 Amphitheatre Parkway Mountain View, California 94043, US
Inventeurs :
TEMAM, Olivier; US
KHAITAN, Harshit; US
NARAYANASWAMI, Ravi; US
WOO, Dong Hyuk; US
Mandataire :
SCHULMAN, C. Eric; US
Données relatives à la priorité :
62/544,17111.08.2017US
Titre (EN) NEURAL NETWORK ACCELERATOR WITH PARAMETERS RESIDENT ON CHIP
(FR) ACCÉLÉRATEUR DE RÉSEAU NEURONAL À PARAMÈTRES RÉSIDENTS SUR PUCE
Abrégé :
(EN) One embodiment of an accelerator includes a computing unit; a first memory bank for storing input activations and a second memory bank for storing parameters used in performing computations, the second memory bank configured to store a sufficient amount of the neural network parameters on the computing unit to allow for latency below a specified level with throughput above a specified level. The computing unit includes at least one cell comprising at least one multiply accumulate ("MAC") operator that receives parameters from the second memory bank and performs computations. The computing unit further includes a first traversal unit that provides a control signal to the first memory bank to cause an input activation to be provided to a data bus accessible by the MAC operator. The computing unit performs computations associated with at least one element of a data array, the one or more computations performed by the MAC operator.
(FR) Un mode de réalisation de l'invention concerne un accélérateur comprenant une unité de calcul ; une première banque de mémoire permettant de mémoriser des activations d'entrée et une seconde banque de mémoire permettant de mémoriser des paramètres utilisés dans la réalisation de calculs, la seconde banque de mémoire étant conçue pour mémoriser une quantité suffisante des paramètres de réseau neuronal sur l'unité de calcul pour permettre une latence inférieure à un niveau spécifié à un débit supérieur à un niveau spécifié. L'unité de calcul comprend au moins une cellule comprenant au moins un opérateur de multiplication-totalisation ("MAC") qui reçoit des paramètres en provenance de la seconde banque de mémoire et effectue des calculs. L'unité de calcul comprend en outre une première unité de traversée qui émet un signal de commande à la première banque de mémoire afin de provoquer la fourniture d'une activation d'entrée à un bus de données accessible par l'opérateur MAC. L'unité de calcul effectue des calculs associés à au moins un élément d'un réseau de données, lesdits calculs étant effectués par l'opérateur MAC.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)