Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019032740) CIRCUIT DE COMMANDE DE QUALITÉ DE SERVICE ADAPTATIVE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/032740 N° de la demande internationale : PCT/US2018/045865
Date de publication : 14.02.2019 Date de dépôt international : 08.08.2018
CIB :
G06F 11/34 (2006.01) ,G06F 13/16 (2006.01) ,G06F 11/30 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11
Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
30
Surveillance du fonctionnement
34
Enregistrement ou évaluation statistique de l'activité du calculateur, p.ex. des interruptions ou des opérations d'entréesortie
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
16
pour l'accès au bus de mémoire
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11
Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
30
Surveillance du fonctionnement
Déposants :
XILINX, INC. [US/US]; Attn: Legal Dept. 2100 Logic Drive San Jose, CA 95124, US
Inventeurs :
ARBEL, Ygal; US
Mandataire :
PARANDOOSH, David A.; US
PARANDOOSH, David, A.; US
LIU, Justin; US
Données relatives à la priorité :
15/673,22009.08.2017US
Titre (EN) ADAPTIVE QUALITY OF SERVICE CONTROL CIRCUIT
(FR) CIRCUIT DE COMMANDE DE QUALITÉ DE SERVICE ADAPTATIVE
Abrégé :
(EN) Disclosed approaches of controlling quality of service in servicing memory transactions includes periodically reading (206) by a quality of service management (QM) circuit (1 16), respective first data rate metrics and respective latency metrics from requester circuits (106, 108, 1 10, 1 12) while the requester circuits are actively transmitting memory transactions to a memory controller (104). The QM circuit periodically reads (208) a second data rate metric from the memory controller while the memory controller is processing the memory transactions, and determines (210), while the requester circuits are actively transmitting memory transactions to the memory controller, whether or not the respective first data rate metrics, respective latency metrics, and second data rate metric satisfy a quality of service metric. In response to determining that the operating metrics do not satisfy the quality of service metric, the QM circuit dynamically changes (212) value(s) of a control parameter(s) of the requester circuit(s) and of the memory controller.
(FR) L'invention concerne des approches de commande de qualité de service dans l'entretien de transactions de mémoire comprenant la lecture périodique (206), par un circuit (116) de gestion de qualité de service (QM), de premiers indices de mesure de débit de données respectifs et d'indices de mesure de latence respectif provenant de circuits demandeurs (106, 108, 110, 112) tandis que les circuits demandeurs transmettent activement des transactions de mémoire à un contrôleur de mémoire (104). Le circuit de QM lit périodiquement (208) un deuxième indice de mesure de débit de données à partir du contrôleur de mémoire tandis que le contrôleur de mémoire traite les transactions de mémoire, et détermine (210), tandis que les circuits demandeurs transmettent activement des transactions de mémoire au contrôleur de mémoire, si les premiers indices de mesure de débit de données respectifs, les indices de mesure de latence respectifs et le deuxième indice de mesure de débit de données satisfont un indice de mesure de qualité de service. En réponse à la détermination du fait que les indices de mesure de fonctionnement ne satisfont pas l'indice de mesure de qualité de service, le circuit de QM change dynamiquement (212) une ou plusieurs valeurs d'un ou plusieurs paramètres de commande du ou des circuits demandeurs et du contrôleur de mémoire.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)