Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019032455) SUIVI D'INVERSION DE BITS DE DONNÉES DANS UNE MÉMOIRE CACHE POUR RÉDUIRE DES BITS DE DONNÉES ÉCRITS POUR DES OPÉRATIONS D'ÉCRITURE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/032455 N° de la demande internationale : PCT/US2018/045379
Date de publication : 14.02.2019 Date de dépôt international : 06.08.2018
CIB :
G06F 12/0804 (2016.01) ,G06F 12/0891 (2016.01) ,G11C 7/10 (2006.01) ,G11C 11/4063 (2006.01)
[IPC code unknown for G06F 12/0804][IPC code unknown for G06F 12/0891]
G PHYSIQUE
11
ENREGISTREMENT DE L'INFORMATION
C
MÉMOIRES STATIQUES
7
Dispositions pour écrire une information ou pour lire une information dans une mémoire numérique
10
Dispositions d'interface d'entrée/sortie (E/S, I/O) de données, p.ex. circuits de commande E/S de données, mémoires tampon de données E/S
G PHYSIQUE
11
ENREGISTREMENT DE L'INFORMATION
C
MÉMOIRES STATIQUES
11
Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliers; Eléments d'emmagasinage correspondants
21
utilisant des éléments électriques
34
utilisant des dispositifs à semi-conducteurs
40
utilisant des transistors
401
formant des cellules nécessitant un rafraîchissement ou une régénération de la charge, c. à d. cellules dynamiques
4063
Circuits auxiliaires, p.ex. pour l'adressage, le décodage, la commande, l'écriture, la lecture ou la synchronisation
Déposants :
QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714, US
Inventeurs :
SHIN, Hyunsuk; US
KIM, Jung Pill; US
KIM, Sungryul; US
Mandataire :
TERRANOVA, Steven, N.; US
Données relatives à la priorité :
15/672,99209.08.2017US
Titre (EN) DATA BIT INVERSION TRACKING IN CACHE MEMORY TO REDUCE DATA BITS WRITTEN FOR WRITE OPERATIONS
(FR) SUIVI D'INVERSION DE BITS DE DONNÉES DANS UNE MÉMOIRE CACHE POUR RÉDUIRE DES BITS DE DONNÉES ÉCRITS POUR DES OPÉRATIONS D'ÉCRITURE
Abrégé :
(EN) Data bit inversion tracking in cache memory to reduce data bits written for write operations is disclosed. In one aspect, a cache memory including a cache controller and a cache array is provided. The cache array includes one or more cache entries, each of which includes a cache data field and a bit change track field. The cache controller compares a current cache data word to a new data word to be written and stores a bit track change word representing the difference (i.e., inverted bits) between the current cache data word and the new data word in the bit change track field. By using the bit track change word stored in the bit change track field to determine whether fewer bit writes are required to write data in an inverted or a non-inverted form, power consumption can be reduced for write operations through reduced bit write operations.
(FR) L'invention concerne un suivi d'inversion de bits de données dans une mémoire cache pour réduire des bits de données écrits pour des opérations d'écriture. Selon un aspect, l'invention concerne une mémoire cache comprenant un contrôleur de mémoire cache et un réseau de mémoires cache. Le réseau de mémoires cache comprend une ou plusieurs entrées de mémoire cache, chacune comprenant un champ de données de mémoire cache et un champ de piste de changement de bits. Le contrôleur de mémoire cache compare un mot de données de cache courant à un nouveau mot de données à écrire et stocke un mot de changement de piste de bits représentant la différence (c'est-à-dire, des bits inversés) entre le mot de données de cache courant et le nouveau mot de données dans le champ de piste de changement de bits. En utilisant le mot de changement de piste binaire stocké dans le champ de piste de changement de bit pour déterminer si moins d'écritures de bit sont nécessaires pour écrire des données sous une forme inversée ou non inversée, la consommation d'énergie peut être réduite pour des opérations d'écriture grâce à des opérations d'écriture de bit réduites.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)