Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019031858) PROCÉDÉ ET APPAREIL POUR DÉTERMINATION DES BESOINS EN MÉMOIRE DANS UN RÉSEAU
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/031858 N° de la demande internationale : PCT/KR2018/009055
Date de publication : 14.02.2019 Date de dépôt international : 08.08.2018
CIB :
G06N 3/04 (2006.01) ,G06N 3/08 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
N
SYSTÈMES DE CALCULATEURS BASÉS SUR DES MODÈLES DE CALCUL SPÉCIFIQUES
3
Systèmes de calculateurs basés sur des modèles biologiques
02
utilisant des modèles de réseaux neuronaux
04
Architecture, p.ex. topologie d'interconnexion
G PHYSIQUE
06
CALCUL; COMPTAGE
N
SYSTÈMES DE CALCULATEURS BASÉS SUR DES MODÈLES DE CALCUL SPÉCIFIQUES
3
Systèmes de calculateurs basés sur des modèles biologiques
02
utilisant des modèles de réseaux neuronaux
08
Méthodes d'apprentissage
Déposants :
SAMSUNG ELECTRONICS CO., LTD. [KR/KR]; 129, Samsung-ro, Yeongtong-gu Suwon-si Gyeonggi-do 16677, KR
Inventeurs :
MINISKAR, Narasinga Rao; IN
PASUPULETI, Sirish Kumar; IN
GADDE, Raj Narayana; IN
VISHNOI, Ashok; IN
RAJAGOPAL, Vasanthakumar; IN
RAMASAMY, Chandra Kumar; IN
Mandataire :
LEE, Keon-Joo; KR
KIM, Jeoung-Hoon; KR
Données relatives à la priorité :
20174102808706.08.2018IN
20174102808708.08.2017IN
Titre (EN) METHOD AND APPARATUS FOR DETERMINING MEMORY REQUIREMENT IN A NETWORK
(FR) PROCÉDÉ ET APPAREIL POUR DÉTERMINATION DES BESOINS EN MÉMOIRE DANS UN RÉSEAU
Abrégé :
(EN) The present disclosure disclose method and apparatus for determining memory requirement for processing a DNN model on a device, a method includes receiving a DNN model for an input, wherein the DNN model includes a plurality of processing layers. The method includes generating a network graph of the DNN model. The method includes creating a colored network graph of the DNN model based on the identified execution order of the plurality of processing layers. The colored network graph indicates assignment of at least one memory buffer for storing at least one output of at least one processing layer. The method includes determining at least one buffer reuse overlap possibility across the plurality of processing layers. Based on the determined at least one buffer reuse overlap possibility, the method includes determining and assigning the memory required for processing the DNN model.
(FR) La présente invention concerne un procédé et un appareil pour la détermination des besoins en mémoire pour le traitement d'un modèle DNN sur un dispositif, un procédé comprenant la réception d'un modèle DNN pour une entrée, le modèle DNN comprenant une pluralité de couches de traitement. Le procédé comprend la génération d'un graphe de réseau du modèle DNN. Le procédé comprend la création d'un graphe de réseau coloré du modèle DNN sur la base de l'ordre d'exécution identifié de la pluralité de couches de traitement. Le graphe de réseau coloré indique l'attribution d'au moins une mémoire tampon pour le stockage d'au moins une sortie d'au moins une couche de traitement. Le procédé comprend la détermination d'au moins une possibilité de chevauchement en matière de réutilisation de mémoire tampon au sein de la pluralité de couches de traitement. Sur la base de la ou des possibilités de chevauchement en matière de réutilisation de mémoire tampon déterminées, le procédé comprend la détermination et l'attribution de la mémoire requise pour le traitement du modèle DNN.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)