Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019029819) CIRCUIT INTÉGRÉ À DISTRIBUTION D'HORLOGE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/029819 N° de la demande internationale : PCT/EP2017/070425
Date de publication : 14.02.2019 Date de dépôt international : 11.08.2017
CIB :
H03K 5/13 (2014.01) ,H04B 1/04 (2006.01) ,G06F 1/10 (2006.01) ,G06F 1/06 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
5
Manipulation d'impulsions non couvertes par l'un des autres groupes principaux de la présente sous-classe
13
Dispositions ayant une sortie unique et transformant les signaux d'entrée en impulsions délivrées à des intervalles de temps désirés
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
B
TRANSMISSION
1
Détails des systèmes de transmission, non couverts par l'un des groupes H04B3/-H04B13/129; Détails des systèmes de transmission non caractérisés par le milieu utilisé pour la transmission
02
Émetteurs
04
Circuits
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1
Détails non couverts par les groupes G06F3/-G06F13/89
04
Génération ou distribution de signaux d'horloge ou de signaux dérivés directement de ceux-ci
10
Répartition des signaux d'horloge
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1
Détails non couverts par les groupes G06F3/-G06F13/89
04
Génération ou distribution de signaux d'horloge ou de signaux dérivés directement de ceux-ci
06
Générateurs d'horloge produisant plusieurs signaux d'horloge
Déposants :
TELEFONAKTIEBOLAGET LM ERICSSON (PUBL) [SE/SE]; SE-164 83 Stockholm, SE
Inventeurs :
ELGAARD, Christian; SE
ÅSTRÖM, Magnus; SE
TILLMAN, Fredrik; SE
Mandataire :
ERICSSON; Patent Development Torshamnsgatan 21-23 164 80 STOCKHOLM, SE
Données relatives à la priorité :
Titre (EN) INTEGRATED CIRCUIT WITH CLOCK DISTRIBUTION
(FR) CIRCUIT INTÉGRÉ À DISTRIBUTION D'HORLOGE
Abrégé :
(EN) An integrated circuit (10, 10a-d) is disclosed, which is configured to be connected to an antenna module (3) having multiple antenna elements (17). The integrated circuit (10, 10a-d) comprises a plurality of communications circuits (50j), each of which is configured to be connected to an antenna element (17) of the antenna module (3). It also comprises a first clock input terminal (551) configured to receive a reference clock signal from outside the integrated circuit (10, 10a-d) and a first clock-distribution network (601) connected between the first clock input terminal (551) and a first subset (651) of the communication circuits (50j). Furthermore, it comprises a second clock input terminal (552) configured to receive a reference clock signal from outside the integrated circuit (10, 10a-d) and a second clock-distribution network (601) connected between the second clock input terminal (552) and a second subset (652) of the communication circuits (50j).
(FR) La présente invention concerne un circuit intégré (10, 10a-d) qui est conçu pour être connecté à un module d'antenne (3) ayant de multiples éléments d'antenne (17). Le circuit intégré (10, 10a-d) comprend une pluralité de circuits de communication (50 j ), chacun d'eux étant conçu pour être connecté à un élément d'antenne (17) du module d'antenne (3). Il comprend également une première borne d'entrée d'horloge (551) conçue pour recevoir un signal d'horloge de référence provenant de l'extérieur du circuit intégré (10, 10a-d) et un premier réseau de distribution d'horloge (601) connecté entre la première borne d'entrée d'horloge (551) et un premier sous-ensemble (651) des circuits de communication (50 j ). En outre, il comprend une seconde borne d'entrée d'horloge (552) conçue pour recevoir un signal d'horloge de référence provenant de l'extérieur du circuit intégré (10, 10a-d) et un second réseau de distribution d'horloge (601) connecté entre la seconde borne d'entrée d'horloge (552) et un second sous-ensemble (652) des circuits de communication (50 j ).
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)