Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2019005443) ACCÉLÉRATEUR D'ORDINATEUR À GRANDE VITESSE À FONCTIONS PRÉ-PROGRAMMÉES
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2019/005443 N° de la demande internationale : PCT/US2018/036290
Date de publication : 03.01.2019 Date de dépôt international : 06.06.2018
CIB :
G06F 13/20 (2006.01) ,G06F 13/16 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
20
pour l'accès au bus d'entrée/sortie
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
16
pour l'accès au bus de mémoire
Déposants :
WISCONSIN ALUMNI RESEARCH FOUNDATION [US/US]; 614 Walnut Street Madison, WI 53726, US
Inventeurs :
SANKARALINGAM, Karthikeyan; US
NOWATZKI, Anthony; US
GANGADHAR, Vinay; US
Mandataire :
BAXTER, Keith, M.; US
Données relatives à la priorité :
15/635,86428.06.2017US
Titre (EN) HIGH-SPEED COMPUTER ACCELERATOR WITH PRE-PROGRAMMED FUNCTIONS
(FR) ACCÉLÉRATEUR D'ORDINATEUR À GRANDE VITESSE À FONCTIONS PRÉ-PROGRAMMÉES
Abrégé :
(EN) A hardware accelerator for computers combines a stand-alone, high-speed, fixed program dataflow functional element with a stream processor, the latter of which may autonomously access memory in predefined access patterns after receiving simple stream instructions and provide them to the dataflow functional element, The result is a compact, high-speed processor that may exploit fixed program dataflow functional elements.
(FR) L’invention concerne un accélérateur matériel pour ordinateurs qui combine un élément fonctionnel de flux de données de programme fixe autonome à grande vitesse avec un processeur de flux, ce dernier pouvant accéder de manière autonome à une mémoire dans des modèles d'accès prédéfinis après réception d'instructions de flux simples et les fournir à l'élément fonctionnel de flux de données, le résultat étant un processeur compact et à grande vitesse qui peut exploiter des éléments fonctionnels de flux de données de programme fixe.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)