Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018226338) CIRCUITS ET PROCÉDÉS D'ÉGALISATION SPATIALE DE SIGNAUX INTRA-BANDE DANS DES RÉCEPTEURS MIMO
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/226338 N° de la demande internationale : PCT/US2018/031413
Date de publication : 13.12.2018 Date de dépôt international : 07.05.2018
CIB :
H04L 25/03 (2006.01) ,H03D 7/14 (2006.01) ,H03F 3/19 (2006.01) ,H04B 7/0413 (2017.01)
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
L
TRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
25
Systèmes à bande de base
02
Détails
03
Réseaux de mise en forme pour émetteur ou récepteur, p.ex. réseaux de mise en forme adaptatifs
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
D
DÉMODULATION OU TRANSFERT DE MODULATION D'UNE ONDE PORTEUSE À UNE AUTRE
7
Transfert de modulation d'une porteuse à une autre, p.ex. changement de fréquence
14
Montages équilibrés
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
F
AMPLIFICATEURS
3
Amplificateurs comportant comme éléments d'amplification uniquement des tubes à décharge ou uniquement des dispositifs à semi-conducteurs
189
Amplificateurs à haute fréquence, p.ex. amplificateurs radiofréquence
19
comportant uniquement des dispositifs à semi-conducteurs
[IPC code unknown for H04B 7/0413]
Déposants :
ZHANG, Linxiao [US/US]; US
KRISHNASWAMY, Harish [US/US]; US
Inventeurs :
ZHANG, Linxiao; US
KRISHNASWAMY, Harish; US
Mandataire :
BYRNE, Matthew, T.; US
HORAN, Nina, R.; US
POH, Philip, R.; US
SRINIVASAN, Arthi, G.; US
Données relatives à la priorité :
15/617,82808.06.2017US
Titre (EN) CIRCUITS AND METHODS FOR SPATIAL EQUALIZATION OF IN-BAND SIGNALS IN MIMO RECEIVERS
(FR) CIRCUITS ET PROCÉDÉS D'ÉGALISATION SPATIALE DE SIGNAUX INTRA-BANDE DANS DES RÉCEPTEURS MIMO
Abrégé :
(EN) A circuit for spatial equalization, comprising: circuit elements each comprising four variable transconductors, in each of the circuit elements: an input of a first variable transconductor (VT) is connected to an input I and an output of the first VT is connected to an output I; an input of the second VT is connected to an input Q and an output of the second VT is connected to output I; an input of the third VT is connected to input I and an output of the third VT is connected to the output Q; and an input of the fourth VT is connected to input Q and an output of the fourth VT is connected to output Q; the input I of each of the first plurality of circuit elements are connected together; and the input Q of each of the first plurality of circuit elements are connected together.
(FR) L'invention concerne un circuit d'égalisation spatiale, comprenant : des éléments de circuit comprenant chacun quatre transconducteurs variables, dans chacun des éléments de circuit : une entrée d'un premier transconducteur variable (VT) est connectée à une entrée I et une sortie du premier VT est connectée à une sortie I; une entrée du deuxième VT est connectée à une entrée Q et une sortie du deuxième VT est connectée à la sortie I; une entrée du troisième VT est connectée à l'entrée I et une sortie du troisième VT est connectée à la sortie Q; et une entrée du quatrième VT est connectée à l'entrée Q et une sortie du quatrième VT est connectée à la sortie Q; les entrées I de chaque élément de la première pluralité d'éléments de circuit sont connectées entre elles; et les entrées Q de chaque élément de la première pluralité d'éléments de circuit sont connectées entre elles.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)