Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018204172) PROCÉDÉS DE RÉGULATION D'ERREUR DE GAIN DANS DES AMPLIFICATEURS DE MESURE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/204172 N° de la demande internationale : PCT/US2018/029715
Date de publication : 08.11.2018 Date de dépôt international : 27.04.2018
CIB :
H03F 3/45 (2006.01) ,H03G 1/00 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
F
AMPLIFICATEURS
3
Amplificateurs comportant comme éléments d'amplification uniquement des tubes à décharge ou uniquement des dispositifs à semi-conducteurs
45
Amplificateurs différentiels
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
G
RÉGLAGE DE L'AMPLIFICATION
1
Détails des dispositions pour le réglage de l'amplification
Déposants :
MICROCHIP TECHNOLOGY INCORPORATED [US/US]; 2355 West Chandler Blvd. Chandler, Arizona 85224-6199, US
Inventeurs :
MOTOROIU, Serban; RO
NOLAN, Jim; US
Mandataire :
SLAYDEN, Bruce W., II; US
Données relatives à la priorité :
15/887,19902.02.2018US
62/500,44802.05.2017US
Titre (EN) METHODS OF ADJUSTING GAIN ERROR IN INSTRUMENTATION AMPLIFIERS
(FR) PROCÉDÉS DE RÉGULATION D'ERREUR DE GAIN DANS DES AMPLIFICATEURS DE MESURE
Abrégé :
(EN) A current feed-back instrumentation amplifier (CFIA) comprises a differential pair (M1a, M1b) with degeneration for amplifying small differential voltages in the presence of large common-mode voltages. The CFIA includes input and feedback transconductors and a trimming circuit (RTAIL,IN, RTAIL,FB) that trims the back-bias voltages of the transistors in each transconductor. The trimming circuit (RTAIL,IN, RTAIL,FB) includes a plurality of selectable resistors disposed in the signal path of the tail current in each transconductor. Each of the plurality of selectable resistors has a switch coupled to it. When a switch is closed, only the resistors up to the respective switch are in the signal path of the bulk-to-source voltage of the differentially paired transistors. The resistor trimming circuit (RTAIL,IN, RTAIL,FB) reduces the mismatch between transconductances of the respective differential pair transistors, and thereby reducing the CFIA's gain error.
(FR) La présente invention concerne un amplificateur de mesure à rétroaction de courant (CFIA), comprenant une paire différentielle (M1a, M1b) à contre-réaction permettant d'amplifier des petites tensions différentielles en présence de tensions de mode commun importantes. Le CFIA comprend des transconducteurs d'entrée et de rétroaction et un circuit d'ajustage (RTAIL,IN, RTAIL,FB) qui ajsute les tensions de polarisation inverse des transistors dans chaque transconducteur. Le circuit d'ajustage (RTAIL,IN, RTAIL,FB) comprend une pluralité de résistances sélectionnables placées dans le trajet de signal du courant de queue dans chaque transconducteur. Chaque résistance de la pluralité de résistances sélectionnables est dotée d'un commutateur couplé à cette dernière. Lorsqu'un commutateur est fermé, seules les résistances jusqu'au commutateur respectif se trouvent dans le trajet de signal de la tension globale des transistors appariés de manière différentielle. Le circuit d'ajustage de résistance (RTAIL,IN, RTAIL,FB) réduit la désadaptation entre les transconductances des transistors respectifs appariés de manière différentielle, et réduit ainsi l'erreur de gain du CFIA.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)