Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018189964) PAROI DE DOMAINE MAGNÉTIQUE UTILISANT UN ÉLÉMENT DE MÉMOIRE ANALOGIQUE, PAROI DE DOMAINE MAGNÉTIQUE UTILISANT UNE MÉMOIRE ANALOGIQUE, CIRCUIT LOGIQUE NON VOLATILE ET NEURO-ÉLÉMENT MAGNÉTIQUE
Dernières données bibliographiques dont dispose le Bureau internationalFormuler une observation

N° de publication : WO/2018/189964 N° de la demande internationale : PCT/JP2017/046623
Date de publication : 18.10.2018 Date de dépôt international : 26.12.2017
CIB :
H01L 21/8239 (2006.01) ,H01L 27/105 (2006.01) ,H01L 29/82 (2006.01) ,H01L 43/08 (2006.01)
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
L
DISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS
21
Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
70
Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun, ou de parties constitutives spécifiques de ceux-ci; Fabrication de dispositifs à circuit intégré ou de parties constitutives spécifiques de ceux-ci
77
Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun
78
avec une division ultérieure du substrat en plusieurs dispositifs individuels
82
pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants
822
le substrat étant un semi-conducteur, en utilisant une technologie au silicium
8232
Technologie à effet de champ
8234
Technologie MIS
8239
Structures de mémoires
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
L
DISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS
27
Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun
02
comprenant des composants semi-conducteurs spécialement adaptés pour le redressement, l'amplification, la génération d'oscillations ou la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface
04
le substrat étant un corps semi-conducteur
10
comprenant une pluralité de composants individuels dans une configuration répétitive
105
comprenant des composants à effet de champ
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
L
DISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS
29
Dispositifs à semi-conducteurs spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances ayant au moins une barrière de potentiel ou une barrière de surface, p.ex. jonction PN, région d'appauvrissement, ou région de concentration de porteurs de charges; Détails des corps semi-conducteurs ou de leurs électrodes
66
Types de dispositifs semi-conducteurs
82
commandés par la variation du champ magnétique appliqué au dispositif
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
L
DISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS
43
Dispositifs utilisant les effets galvanomagnétiques ou des effets magnétiques analogues; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives
08
Résistances commandées par un champ magnétique
Déposants :
TDK株式会社 TDK CORPORATION [JP/JP]; 東京都中央区日本橋二丁目5番1号 2-5-1, Nihonbashi, Chuo-ku, Tokyo 1036128, JP
Inventeurs :
佐々木 智生 SASAKI Tomoyuki; JP
柴田 竜雄 SHIBATA Tatsuo; JP
Mandataire :
棚井 澄雄 TANAI Sumio; JP
荒 則彦 ARA Norihiko; JP
飯田 雅人 IIDA Masato; JP
荻野 彰広 OGINO Akihiro; JP
Données relatives à la priorité :
2017-08041314.04.2017JP
Titre (EN) MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY ELEMENT, MAGNETIC DOMAIN WALL UTILIZING ANALOG MEMORY, NON-VOLATILE LOGIC CIRCUIT AND MAGNETIC NEURO-ELEMENT
(FR) PAROI DE DOMAINE MAGNÉTIQUE UTILISANT UN ÉLÉMENT DE MÉMOIRE ANALOGIQUE, PAROI DE DOMAINE MAGNÉTIQUE UTILISANT UNE MÉMOIRE ANALOGIQUE, CIRCUIT LOGIQUE NON VOLATILE ET NEURO-ÉLÉMENT MAGNÉTIQUE
(JA) 磁壁利用型アナログメモリ素子、磁壁利用型アナログメモリ、不揮発性ロジック回路及び磁気ニューロ素子
Abrégé :
(EN) The magnetic domain wall utilizing analog memory element according to one mode of the present invention comprises: a magnetized fixed layer (1) wherein the magnetization is oriented in a first direction; a non-magnetic layer (2) provided on one surface of the magnetized fixed layer (1); a magnetic domain wall drive layer (3) provided relative to the magnetized fixed layer (1) such that the non-magnetic layer (2) is held therebetween; a first magnetization supply means (4) supplying to the magnetic domain wall drive layer (3) magnetization oriented in the first direction; and a second magnetization supply means (5) supplying to the magnetic domain wall drive layer (3) magnetization oriented in a second direction opposite the first direction. At least one among the first magnetization supply means (4) and the second magnetization supply means (5) is in contact with the magnetic domain wall drive layer (3), and is a spin orbit torque wiring extending in a direction intersecting with the magnetic domain wall drive layer (3).
(FR) La paroi de domaine magnétique utilisant un élément de mémoire analogique selon un mode de la présente invention comprend : une couche fixe magnétisée (1) dans laquelle la magnétisation est orientée dans une première direction; une couche non magnétique (2) disposée sur une surface de la couche fixe magnétisée (1); une couche d'entraînement de paroi de domaine magnétique (3) disposée par rapport à la couche fixe magnétisée (1) de telle sorte que la couche non magnétique (2) est maintenue entre celles-ci; un premier moyen d'alimentation en magnétisation (4) fournissant à la couche d'entraînement de paroi de domaine magnétique (3) une magnétisation orientée dans la première direction; et un second moyen d'alimentation en magnétisation (5) fournissant à la couche d'entraînement de paroi de domaine magnétique (3) une magnétisation orientée dans une seconde direction opposée à la première direction. Au moins l'un parmi le premier moyen d'alimentation en magnétisation (4) et le second moyen d'alimentation en magnétisation (5) est en contact avec la couche d'entraînement de paroi de domaine magnétique (3), et est un câblage de couple spin-orbite s'étendant dans une direction croisant la couche d'entraînement de paroi de domaine magnétique (3).
(JA) 本発明の一態様にかかる磁壁利用型アナログメモリ素子は、第1の方向に磁化が配向した磁化固定層(1)と、磁化固定層(1)の一面に設けられた非磁性層(2)と、磁化固定層(1)に対して非磁性層(2)を挟んで設けられた磁壁駆動層(3)と、磁壁駆動層(3)に第1の方向に配向した磁化を供給する第1磁化供給手段(4)及び第1の方向と反対の第2の方向に配向した磁化を供給する第2磁化供給手段(5)と、を備え、第1磁化供給手段(4)及び第2磁化供給手段(5)のうち少なくとも一方は、磁壁駆動層(3)に接し、磁壁駆動層(3)に対して交差する方向に延在するスピン軌道トルク配線である。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : Japonais (JA)
Langue de dépôt : Japonais (JA)
Également publié sous:
CN109643690US20190189516