Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018166020) PROCÉDÉ DE CHIFFREMENT DE PUCE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/166020 N° de la demande internationale : PCT/CN2017/080020
Date de publication : 20.09.2018 Date de dépôt international : 11.04.2017
CIB :
G06F 21/76 (2013.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
21
Dispositions de sécurité pour protéger les calculateurs, leurs composants, les programmes ou les données contre une activité non autorisée
70
Protection de composants spécifiques internes ou périphériques, où la protection d'un composant mène à la protection de tout le calculateur
71
pour assurer la sécurité du calcul ou du traitement de l’information
76
dans les circuits intégrés à application spécifique [ASICs] ou les dispositifs programmables, p.ex. les réseaux de portes programmables [FPGAs] ou les circuits logiques programmables [PLDs]
Déposants :
广州众诺电子技术有限公司 GUANGZHOU ZHONO ELECTRONIC TECHNOLOGY CO., LTD. [CN/CN]; 中国广东省广州市 黄埔区广州经济开发区科丰路31号G1栋301室 Rm. 301, G1 Bldg. No.31 Kefeng Rd. Guangzhou Economic Development Zone, Huangpu Dist. Guangzhou, Guangdong 510663, CN
Inventeurs :
王波 WANG, Bo; CN
毛宏程 MAO, Hongcheng; CN
段维虎 DUAN, Weihu; CN
Données relatives à la priorité :
201710160228.017.03.2017CN
Titre (EN) CHIP ENCRYPTION METHOD
(FR) PROCÉDÉ DE CHIFFREMENT DE PUCE
(ZH) 芯片加密方法
Abrégé :
(EN) A chip encryption method, comprising the following steps: acquiring a fusing value and a trimming value of each chip and configuring an algorithm (S1); using the fusing value and the trimming value as the parameters for the algorithm, and calculating a secret key for each chip by using the algorithm, the secret key for each chip being unique (S2); and writing the fusing value, the trimming value and the secret key of each chip into a corresponding chip (S3). Because the fusing value and the trimming value of each chip are naturally unique, said chip encryption method has the advantage of being able to guarantee that secret keys for different applications of the same matrix or different chips for the same application during batch production are completely different. Furthermore, even when an attacker cracks a chip, the attacker may only obtain the secret key and the application for said chip and duplicate said individual chip, whereas for batch cracking, one needs to crack each chip in a batch of chips respectively, thus the costs and difficulty of cracking are greatly increased and cracking becomes pointless. Hence, the present invention may protect the intellectual property of users to the greatest extent.
(FR) L'invention se rapporte à un procédé de chiffrement de puce, comprenant les étapes consistant : à acquérir une valeur de fusion et une valeur de rognage de chaque puce et à configurer un algorithme (S1); à utiliser la valeur de fusion et la valeur de rognage comme paramètres pour l'algorithme, et à calculer une clé secrète pour chaque puce au moyen de l'algorithme, la clé secrète pour chaque puce étant unique (S2); et à écrire la valeur de fusion, la valeur de rognage et la clé secrète de chaque puce dans une puce correspondante (S3). Puisque la valeur de fusion et la valeur de rognage de chaque puce sont naturellement uniques, ledit procédé de chiffrement de puce a l'avantage de pouvoir garantir que des clés secrètes pour différentes applications de la même matrice ou différentes puces pour la même application pendant la production par lots soient complètement différentes. En outre, même lorsqu'un pirate craque une puce, il peut uniquement obtenir la clé secrète et l'application pour ladite puce et dupliquer ladite puce individuelle, tandis que, dans le cas d'un craquage de lot, il lui faut craquer respectivement chaque puce d'un lot de puces, ce qui augmente considérablement les coûts et la difficulté du craquage, et le rend inutile. Par conséquent, la présente invention peut protéger au maximum la propriété intellectuelle des utilisateurs.
(ZH) 一种芯片加密方法,包括如下步骤:获取各个芯片的熔线值及修调值,并设置算法(S1);将熔线值、修调值作为算法参数,并利用算法计算得出各个芯片的秘钥,各个芯片的秘钥唯一(S2);将各个芯片的熔线值、修调值及秘钥均写入相应的芯片内(S3)。所述的芯片加密方法,由于各个芯片的熔线值、修调值天然具有唯一性,因此能确保在批量生产时同一颗母体在不同的应用时或同一应用的不同芯片所采取的秘钥完全不同。即使攻击者破解一颗芯片,只能拿到该颗芯片的秘钥和应用,且只能复制该单颗芯片,若要进行批量破解,则要对批量芯片中的每个芯片分别进行破解,大大增加了破解者的成本及难度,就失去了破解的意义。从而最大限度上保护了使用者的知识产权。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)