WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Options
Langue d'interrogation
Stemming/Racinisation
Trier par:
Nombre de réponses par page
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018165244) DISPOSITIFS COMMUTATEURS MONTÉS SUR BÂTI POUR SYSTÈMES D'INTERCONNEXION DE COMPOSANTS PÉRIPHÉRIQUES EXPRESSE (PCIE)
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/165244 N° de la demande internationale : PCT/US2018/021271
Date de publication : 13.09.2018 Date de dépôt international : 07.03.2018
CIB :
H05K 7/18 (2006.01) ,H05K 7/14 (2006.01) ,G06F 11/07 (2006.01) ,G06F 1/20 (2006.01) ,G06F 1/18 (2006.01)
H ÉLECTRICITÉ
05
TECHNIQUES ÉLECTRIQUES NON PRÉVUES AILLEURS
K
CIRCUITS IMPRIMÉS; ENVELOPPES OU DÉTAILS DE RÉALISATION D'APPAREILS ÉLECTRIQUES; FABRICATION D'ENSEMBLES DE COMPOSANTS ÉLECTRIQUES
7
Détails de construction communs à différents types d'appareils électriques
18
Structure des bâtis ou des cadres
H ÉLECTRICITÉ
05
TECHNIQUES ÉLECTRIQUES NON PRÉVUES AILLEURS
K
CIRCUITS IMPRIMÉS; ENVELOPPES OU DÉTAILS DE RÉALISATION D'APPAREILS ÉLECTRIQUES; FABRICATION D'ENSEMBLES DE COMPOSANTS ÉLECTRIQUES
7
Détails de construction communs à différents types d'appareils électriques
14
Montage de la structure de support dans l'enveloppe, sur cadre ou sur bâti
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11
Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
07
Réaction à l'apparition d'un défaut, p.ex. tolérance de certains défauts
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1
Détails non couverts par les groupes G06F3/-G06F13/89
16
Détails ou dispositions de structure
20
Moyens de refroidissement
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1
Détails non couverts par les groupes G06F3/-G06F13/89
16
Détails ou dispositions de structure
18
Installation ou distribution d'énergie
Déposants : LIQID INC.[US/US]; 329 Interlocken Parkway, Suite 200 Broomfield, Colorado 80021, US
Inventeurs : LONG, Christopher R.; US
BREAKSTONE, Jason; US
HEYD, Andrew Rudolph; US
RUST, Brenden Michael; US
WALSH, Seth; US
SCHRAMM, Bryan; US
Mandataire : BOVITZ, David J.; US
ARMENT, Brian L.; US
ROCHE, Stephen S.; US
SETTER, Michael J.; US
Données relatives à la priorité :
62/468,22207.03.2017US
62/490,98627.04.2017US
Titre (EN) RACKMOUNT SWITCH DEVICES FOR PERIPHERAL COMPONENT INTERCONNECT EXPRESS (PCIE) SYSTEMS
(FR) DISPOSITIFS COMMUTATEURS MONTÉS SUR BÂTI POUR SYSTÈMES D'INTERCONNEXION DE COMPOSANTS PÉRIPHÉRIQUES EXPRESSE (PCIE)
Abrégé :
(EN) Rackmount Peripheral Component Interconnect Express (PCIe) switch assemblies are provided herein. One example PCIe switch assembly includes an enclosure that encases elements of the PCIe switch assembly, a first plurality of PCIe interconnect ports positioned on a front side of the PCIe switch assembly, and a second plurality of PCIe interconnect ports positioned on a rear side of the PCIe switch assembly. One or more redundancy cross-link ports are provided to handle failover traffic with at least another PCIe switch assembly. PCIe switch circuitry is communicatively coupled to the first plurality of PCIe interconnect ports and the second plurality of PCIe interconnect ports that form a cluster interconnect PCIe fabric. A control processor is configured to control operation of at least the PCIe switch circuitry and the one or more redundancy cross-link ports.
(FR) L'invention concerne des ensembles commutateurs d'interconnexion de composants périphériques expresse (PCIe) montés sur bâti. Un exemple d'ensemble commutateur PCIe comprend un boîtier qui accueille des éléments de l'ensemble commutateur PCIe, une première pluralité de ports d'interconnexion PCIe positionnés sur un côté avant de l'ensemble commutateur PCIe, et une deuxième pluralité de ports d'interconnexion PCIe positionnés sur un côté arrière de l'ensemble commutateur PCIe. Un ou plusieurs ports de liaison croisée de redondance sont présents pour gérer un trafic de basculement sur défaillance avec au moins un autre ensemble commutateur PCIe. Un circuit de commutation PCIe est connecté en communication à la première pluralité de ports d'interconnexion PCIe et à la deuxième pluralité de ports d'interconnexion PCIe qui forment une structure PCIe d'interconnexion de grappe. Un processeur de commande est configuré pour commander le fonctionnement d'au moins le circuit de commutation PCIe et du ou des ports de liaison croisée de redondance.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)