Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018164119) COMMUTATEUR NUMÉRIQUE, DISPOSITIF DE COMMUNICATION SANS FIL, STATION DE COMMANDE ET PROCÉDÉ DE COMMANDE DE COMMUNICATION SANS FIL
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/164119 N° de la demande internationale : PCT/JP2018/008564
Date de publication : 13.09.2018 Date de dépôt international : 06.03.2018
CIB :
H04B 7/185 (2006.01) ,H04B 7/204 (2006.01) ,H04L 12/931 (2013.01)
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
B
TRANSMISSION
7
Systèmes de transmission radio, c. à d. utilisant un champ de rayonnement
14
Systèmes relais
15
Systèmes relais actifs
185
Stations spatiales ou aériennes
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
B
TRANSMISSION
7
Systèmes de transmission radio, c. à d. utilisant un champ de rayonnement
14
Systèmes relais
15
Systèmes relais actifs
204
Accès multiple
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
L
TRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
12
Réseaux de données à commutation; ;
70
Systèmes de commutation par paquets
931
Architecture de matrice de commutation
Déposants :
三菱電機株式会社 MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 東京都千代田区丸の内二丁目7番3号 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310, JP
Inventeurs :
辻 和良 TSUJI, Kazuyoshi; JP
藤村 明憲 FUJIMURA, Akinori; JP
竹本 裕太 TAKEMOTO, Yuta; JP
平栗 慎也 HIRAKURI, Shinya; JP
山本 裕一 YAMAMOTO, Yuichi; JP
Mandataire :
曾我 道治 SOGA, Michiharu; JP
梶並 順 KAJINAMI, Jun; JP
上田 俊一 UEDA, Shunichi; JP
Données relatives à la priorité :
2017-04142106.03.2017JP
Titre (EN) DIGITAL SWITCH, WIRELESS COMMUNICATION DEVICE, CONTROL STATION, AND WIRELESS COMMUNICATION CONTROL METHOD
(FR) COMMUTATEUR NUMÉRIQUE, DISPOSITIF DE COMMUNICATION SANS FIL, STATION DE COMMANDE ET PROCÉDÉ DE COMMANDE DE COMMUNICATION SANS FIL
(JA) デジタルスイッチ、無線通信装置、管制局、および無線通信制御方法
Abrégé :
(EN) A digital switch provided with: a plurality of input-side memories each of which corresponds to each of a plurality of input ports, and in which time-division multiplex data are accumulated; a plurality of output-side memories each of which corresponds to each of a plurality of output ports, and in which time-division multiplex data are accumulated; and a switch matrix. The switch matrix: receives an input of the time-division multiplex data read from each of the plurality of input-side memories in each period; performs routing for selecting any of the plurality of output-side memories so that the time-division multiplex data that have been read in each period in accordance with an externally received connection control signal can be output via each of the plurality of output ports without causing a delay difference; and outputs the time-division multiplex data.
(FR) Un commutateur numérique comprend : une pluralité de mémoires côté entrée dont chacune correspond à chacun d'une pluralité de ports d'entrée, et dans lesquelles des données de multiplexage par répartition dans le temps sont accumulées; une pluralité de mémoires côté sortie dont chacune correspond à chacun d'une pluralité de ports de sortie, et dans lesquelles des données de multiplexage par répartition dans le temps sont accumulées; et une matrice de commutation. La matrice de commutation : reçoit une entrée des données de multiplexage par répartition dans le temps lues à partir de chacune de la pluralité de mémoires côté entrée dans chaque période; effectue un acheminement pour sélectionner l'une quelconque de la pluralité de mémoires côté sortie de telle sorte que les données de multiplexage par répartition dans le temps qui ont été lues dans chaque période conformément à un signal de commande de connexion reçu de façon externe puissent être délivrées en sortie par l'intermédiaire de chacun de la pluralité de ports de sortie sans causer une différence de retard; et délivre en sortie les données de multiplexage par répartition dans le temps.
(JA) 複数の入力ポートに対応して1つずつ設けられ、時分割多重データを蓄積する複数の入力側メモリと、複数の出力ポートに対応して1つずつ設けられ、時分割多重データを蓄積する複数の出力側メモリと、複数の入力側メモリのそれぞれから周期ごとに読み出された時分割多重データを入力とし、外部から受信した接続制御信号に応じて、周期ごとに読み出された時分割多重データが、複数の出力ポートのそれぞれから遅延差を生じさせずに出力されるように複数の出力側メモリのいずれかを選択するルーティングを実行し、時分割多重データを出力するスイッチマトリックスとを備える。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)