Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018163897) CIRCUIT D'ATTAQUE DE LIGNE DE SIGNAUX DE BALAYAGE ET DISPOSITIF D'AFFICHAGE LE COMPORTANT
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/163897 N° de la demande internationale : PCT/JP2018/007111
Date de publication : 13.09.2018 Date de dépôt international : 27.02.2018
CIB :
G09G 3/36 (2006.01) ,G02F 1/133 (2006.01) ,G09G 3/20 (2006.01)
G PHYSIQUE
09
ENSEIGNEMENT; CRYPTOGRAPHIE; PRÉSENTATION; PUBLICITÉ; SCEAUX
G
DISPOSITIONS OU CIRCUITS POUR LA COMMANDE DE L'AFFICHAGE UTILISANT DES MOYENS STATIQUES POUR PRÉSENTER UNE INFORMATION VARIABLE
3
Dispositions ou circuits de commande présentant un intérêt uniquement pour l'affichage utilisant des moyens de visualisation autres que les tubes à rayons cathodiques
20
pour la présentation d'un ensemble de plusieurs caractères, p.ex. d'une page, en composant l'ensemble par combinaison d'éléments individuels disposés en matrice
34
en commandant la lumière provenant d'une source indépendante
36
utilisant des cristaux liquides
G PHYSIQUE
02
OPTIQUE
F
DISPOSITIFS OU SYSTÈMES DONT LE FONCTIONNEMENT OPTIQUE EST MODIFIÉ PAR CHANGEMENT DES PROPRIÉTÉS OPTIQUES DU MILIEU CONSTITUANT CES DISPOSITIFS OU SYSTÈMES ET DESTINÉS À LA COMMANDE DE L'INTENSITÉ, DE LA COULEUR, DE LA PHASE, DE LA POLARISATION OU DE LA DIRECTION DE LA LUMIÈRE, p.ex. COMMUTATION, OUVERTURE DE PORTE, MODULATION OU DÉMODULATION; TECHNIQUES NÉCESSAIRES AU FONCTIONNEMENT DE CES DISPOSITIFS OU SYSTÈMES; CHANGEMENT DE FRÉQUENCE; OPTIQUE NON LINÉAIRE; ÉLÉMENTS OPTIQUES LOGIQUES; CONVERTISSEURS OPTIQUES ANALOGIQUES/NUMÉRIQUES
1
Dispositifs ou systèmes pour la commande de l'intensité, de la couleur, de la phase, de la polarisation ou de la direction de la lumière arrivant d'une source de lumière indépendante, p.ex. commutation, ouverture de porte ou modulation; Optique non linéaire
01
pour la commande de l'intensité, de la phase, de la polarisation ou de la couleur
13
basés sur des cristaux liquides, p.ex. cellules d'affichage individuelles à cristaux liquides
133
Dispositions relatives à la structure; Excitation de cellules à cristaux liquides; Dispositions relatives aux circuits
G PHYSIQUE
09
ENSEIGNEMENT; CRYPTOGRAPHIE; PRÉSENTATION; PUBLICITÉ; SCEAUX
G
DISPOSITIONS OU CIRCUITS POUR LA COMMANDE DE L'AFFICHAGE UTILISANT DES MOYENS STATIQUES POUR PRÉSENTER UNE INFORMATION VARIABLE
3
Dispositions ou circuits de commande présentant un intérêt uniquement pour l'affichage utilisant des moyens de visualisation autres que les tubes à rayons cathodiques
20
pour la présentation d'un ensemble de plusieurs caractères, p.ex. d'une page, en composant l'ensemble par combinaison d'éléments individuels disposés en matrice
Déposants :
シャープ株式会社 SHARP KABUSHIKI KAISHA [JP/JP]; 大阪府堺市堺区匠町1番地 1, Takumi-cho, Sakai-ku, Sakai City, Osaka 5908522, JP
Inventeurs :
岩瀬 泰章 IWASE, Yasuaki; --
渡部 卓哉 WATANABE, Takuya; --
田川 晶 TAGAWA, Akira; --
竹内 洋平 TAKEUCHI, Yohei; --
Mandataire :
島田 明宏 SHIMADA, Akihiro; JP
川原 健児 KAWAHARA, Kenji; JP
奥田 邦廣 OKUDA, Kunihiro; JP
河本 悟 KAWAMOTO, Satoru; JP
Données relatives à la priorité :
2017-04147706.03.2017JP
Titre (EN) SCAN SIGNAL LINE DRIVING CIRCUIT AND DISPLAY DEVICE PROVIDED THEREWITH
(FR) CIRCUIT D'ATTAQUE DE LIGNE DE SIGNAUX DE BALAYAGE ET DISPOSITIF D'AFFICHAGE LE COMPORTANT
(JA) 走査信号線駆動回路およびそれを備える表示装置
Abrégé :
(EN) The present invention has the purpose of implementing a gate driver (scan signal line driving circuit) which is capable of sufficiently securing a charging time with low power consumption. A reset signal (R) is provided to a control terminal of a thin film transistor (T02) for turning off a gate output, wherein a voltage level of the reset signal becomes a voltage level (Vgh2) of a high-level voltage of a gate clock signal (GCK), when the thin film transistor (T02) is to be turned on. Here, "a difference between the voltage level (Vgh2) of the high-level voltage of the gate clock signal (GCK) and a voltage level (Vg1) of a low-level voltage of the gate clock signal (GCK)" is made larger than "a difference between a voltage level (Vgh) of a DC power supply voltage (VDD) (given to a gate bus line (GL) being in a selection state) and the voltage level (Vg1) of the low-level voltage of the gate clock signal (GCK)".
(FR) La présente invention a pour but de mettre en œuvre un circuit d'attaque de grille (circuit d'attaque de ligne de signaux de balayage) qui est capable de garantir suffisamment un temps de charge avec une faible consommation d'électricité. Un signal de réinitialisation (R) est fourni à une borne de commande d'un transistor (T02) à couches minces pour désactiver une sortie de grille, un niveau de tension du signal de réinitialisation devenant un niveau de tension (Vgh2) d'une tension de haut niveau d'un signal d'horloge de grille (GCK), lorsque le transistor à couches minces (T02) doit être activé. Dans l'invention, « une différence entre le niveau de tension (Vgh2) de la tension de haut niveau du signal d'horloge de grille (GCK) et un niveau de tension (Vg1) d'une tension de bas niveau du signal d'horloge de grille (GCK) » est supérieure à « une différence entre un niveau de tension (Vgh) d'une tension d'alimentation en courant continu (VDD) (donnée à une ligne de bus de grille (GL) se trouvant dans un état de sélection) et le niveau de tension (Vg1) de la tension de bas niveau du signal d'horloge de grille (GCK) ».
(JA) 本発明は、低消費電力で充電時間を充分に確保することのできるゲートドライバ(走査信号線駆動回路)を実現することを目的とする。 ゲート出力を立ち下げるための薄膜トランジスタ(T02)の制御端子には、当該薄膜トランジスタ(T02)をオン状態にすべき時にその電圧レベルがゲートクロック信号(GCK)のハイレベル電圧の電圧レベル(Vgh2)となるリセット信号(R)が与えられる。ここで、"ゲートクロック信号(GCK)のハイレベル電圧の電圧レベル(Vgh2)とゲートクロック信号(GCK)のローレベル電圧の電圧レベル(Vgl)との差"を"(選択状態にするゲートバスライン(GL)に与えられる)直流電源電圧(VDD)の電圧レベル(Vgh)とゲートクロック信号(GCK)のローレベル電圧の電圧レベル(Vgl)との差"よりも大きくする。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)