Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018163374) DISPOSITIF DE CORRECTION D'ERREUR ET PROCÉDÉ DE CORRECTION D'ERREUR
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/163374 N° de la demande internationale : PCT/JP2017/009569
Date de publication : 13.09.2018 Date de dépôt international : 09.03.2017
CIB :
H03M 13/19 (2006.01) ,H03M 13/23 (2006.01) ,H03M 13/27 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
13
Codage, décodage ou conversion de code pour détecter ou corriger des erreurs; Hypothèses de base sur la théorie du codage; Limites de codage; Méthodes d'évaluation de la probabilité d'erreur; Modèles de canaux; Simulation ou vérification des codes
03
Détection d'erreurs ou correction d'erreurs transmises par redondance dans la représentation des données, c.à d. mots de code contenant plus de chiffres que les mots source
05
utilisant un codage par blocs, c.à d. un nombre prédéterminé de bits de contrôle ajouté à un nombre prédéterminé de bits d'information
13
Codes linéaires
19
Correction d'une seule erreur sans utiliser les propriétés particulières des codes cycliques, p.ex. codes de Hamming, codes de Hamming étendus ou généralisés
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
13
Codage, décodage ou conversion de code pour détecter ou corriger des erreurs; Hypothèses de base sur la théorie du codage; Limites de codage; Méthodes d'évaluation de la probabilité d'erreur; Modèles de canaux; Simulation ou vérification des codes
03
Détection d'erreurs ou correction d'erreurs transmises par redondance dans la représentation des données, c.à d. mots de code contenant plus de chiffres que les mots source
23
utilisant des codes de convolution, p.ex. codes d'unité de mémoire
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
13
Codage, décodage ou conversion de code pour détecter ou corriger des erreurs; Hypothèses de base sur la théorie du codage; Limites de codage; Méthodes d'évaluation de la probabilité d'erreur; Modèles de canaux; Simulation ou vérification des codes
27
utilisant des techniques d'entrelaçage
Déposants :
三菱電機株式会社 MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 東京都千代田区丸の内二丁目7番3号 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310, JP
Inventeurs :
吉田 英夫 YOSHIDA, Hideo; JP
久保 和夫 KUBO, Kazuo; JP
石井 健二 ISHII, Kenji; JP
杉原 堅也 SUGIHARA, Kenya; JP
杉原 隆嗣 SUGIHARA, Takashi; JP
Mandataire :
曾我 道治 SOGA, Michiharu; JP
梶並 順 KAJINAMI, Jun; JP
上田 俊一 UEDA, Shunichi; JP
Données relatives à la priorité :
Titre (EN) ERROR CORRECTION DEVICE AND ERROR CORRECTION METHOD
(FR) DISPOSITIF DE CORRECTION D'ERREUR ET PROCÉDÉ DE CORRECTION D'ERREUR
(JA) 誤り訂正装置および誤り訂正方法
Abrégé :
(EN) This error correction device has an encoding circuit for encoding a plurality of error correction code sequences, wherein the encoding circuit is formed by connecting a plurality of encoding circuits in parallel, and executes an encoding process for the error correction code sequences by using all the encoding circuits by adjusting an output bus width and the frequency of an operation clock with respect to a transmission rate difference for all payloads inputted as one or more systems.
(FR) La présente invention concerne un dispositif de correction d'erreur qui comprend un circuit de codage permettant de coder une pluralité de séquences de code de correction d'erreur, le circuit de codage étant formé en connectant une pluralité de circuits de codage en parallèle, et qui exécute un processus de codage pour les séquences de code de correction d'erreur en utilisant tous les circuits de codage par réglage d'une largeur de bus de sortie et de la fréquence d'une horloge de fonctionnement par rapport à une différence de vitesse de transmission pour toutes les charges utiles entrées en tant qu'un ou plusieurs systèmes.
(JA) 複数の誤り訂正符号系列を符号化するための符号化回路を有する誤り訂正装置であって、符号化回路は、複数個が並列接続されて構成され、1以上の系統として入力されるペイロードのいずれに対しても、伝送レートの違いに対して出力バス幅および動作クロックの周波数を調整することで、複数個で構成された符号化回路の全てを用いて複数の誤り訂正符号系列の符号化処理を実行する。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)