Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018163291) DISPOSITIF DE SÉLECTION D'ARCHITECTURE, PROCÉDÉ DE SÉLECTION D'ARCHITECTURE ET PROGRAMME DE SÉLECTION D'ARCHITECTURE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/163291 N° de la demande internationale : PCT/JP2017/009039
Date de publication : 13.09.2018 Date de dépôt international : 07.03.2017
CIB :
G06F 17/50 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
17
Equipement ou méthodes de traitement de données ou de calcul numérique, spécialement adaptés à des fonctions spécifiques
50
Conception assistée par ordinateur
Déposants :
三菱電機株式会社 MITSUBISHI ELECTRIC CORPORATION [JP/JP]; 東京都千代田区丸の内二丁目7番3号 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310, JP
Inventeurs :
小川 吉大 OGAWA, Yoshihiro; JP
竹内 友美 TAKEUCHI, Tomomi; JP
村野 弘樹 MURANO, Koki; JP
Mandataire :
溝井国際特許業務法人 MIZOI INTERNATIONAL PATENT FIRM; 神奈川県鎌倉市大船二丁目17番10号3階 3rd floor, 17-10, Ofuna 2-chome, Kamakura-shi, Kanagawa 2470056, JP
Données relatives à la priorité :
Titre (EN) ARCHITECTURE SELECTION DEVICE, ARCHITECTURE SELECTION METHOD, AND ARCHITECTURE SELECTION PROGRAM
(FR) DISPOSITIF DE SÉLECTION D'ARCHITECTURE, PROCÉDÉ DE SÉLECTION D'ARCHITECTURE ET PROGRAMME DE SÉLECTION D'ARCHITECTURE
(JA) アーキテクチャ選定装置、アーキテクチャ選定方法およびアーキテクチャ選定プログラム
Abrégé :
(EN) In an architecture selection device (200), an assessment unit (203) assesses performance for respective candidate combinations of processing components to be incorporated into a system being designed. A totaling unit (205) totals costs for respective candidate combinations of hardware components to be incorporated into the system being designed. A first selection unit (204) and second selection unit (206) select, as an architecture for the system being designed, one combination of hardware components from among the candidate combinations of hardware components to be incorporated into the system being designed. A combination of hardware components to be selected: includes a combination of processing components having a performance, as assessed by the assessment unit (203), that meets a constraint condition for performance; and has a cost, as totaled by the totaling unit (205), that meets a constraint condition for cost.
(FR) L’invention concerne, dans un dispositif de sélection d'architecture (200), une unité d'évaluation (203) évaluant les performances pour des combinaisons candidates respectives de composants de traitement devant être incorporés dans un système en cours de conception. Une unité de totalisation (205) totalise les coûts pour des combinaisons candidates respectives de composants matériels devant être incorporés dans le système en cours de conception. Une première unité de sélection (204) et une seconde unité de sélection (206) sélectionnent, en tant qu'architecture pour le système, une combinaison de composants matériels parmi les combinaisons candidates de composants matériels devant être incorporés dans le système en cours de conception. Une combinaison de composants matériels à sélectionner comprend une combinaison de composants de traitement ayant une performance, telle qu'évaluée par l'unité d'évaluation (203), qui satisfait une condition de contrainte pour les performances ; et a un coût, tel que totalisé par l'unité de totalisation (205), qui satisfait une condition de contrainte pour le coût.
(JA) アーキテクチャ選定装置(200)において、評価部(203)は、設計対象のシステムに組み入れられるプロセッシング部品の組み合わせの候補ごとに性能を評価する。集計部(205)は、設計対象のシステムに組み入れられるハードウェア部品の組み合わせの候補ごとにコストを集計する。第1選定部(204)および第2選定部(206)は、設計対象のシステムに組み入れられるハードウェア部品の組み合わせの候補の中から、ハードウェア部品の組み合わせを設計対象のシステムのアーキテクチャとして1つ選定する。選定されるハードウェア部品の組み合わせは、評価部(203)により評価された性能が性能の制約条件を満たすプロセッシング部品の組み合わせを含み、かつ、集計部(205)により集計されたコストがコストの制約条件を満たすハードウェア部品の組み合わせである。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)