Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018161307) CIRCUIT DE DÉTECTION DE CAPACITÉ ET DISPOSITIF ÉLECTRONIQUE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/161307 N° de la demande internationale : PCT/CN2017/076134
Date de publication : 13.09.2018 Date de dépôt international : 09.03.2017
CIB :
G06F 3/044 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
3
Dispositions d'entrée pour le transfert de données à traiter pour leur donner une forme utilisable par le calculateur; Dispositions de sortie pour le transfert de données de l'unité de traitement à l'unité de sortie, p.ex. dispositions d'interface
01
Dispositions d'entrée ou dispositions d'entrée et de sortie combinées pour l'interaction entre l'utilisateur et le calculateur
03
Dispositions pour convertir sous forme codée la position ou le déplacement d'un élément
041
Numériseurs, p.ex. pour des écrans ou des pavés tactiles, caractérisés par les moyens de transduction
044
par des moyens capacitifs
Déposants :
深圳市汇顶科技股份有限公司 SHENZHEN GOODIX TECHNOLOGY CO., LTD. [CN/CN]; 中国广东省深圳市 福田保税区腾飞工业大厦B座13层 Floor 13, Phase B, Tengfei Industrial Building, Futian Free Trade Zone Shenzhen, Guangdong 518045, CN
Inventeurs :
文亚南 WEN, Ya-Nan; CN
梁颖思 LIANG, Yingsi; CN
Mandataire :
上海晨皓知识产权代理事务所(普通合伙) SHANGHAI CHENHAO INTELLECTUAL PROPERTY LAW FIRM GENERAL PARTNERSHIP; 中国上海市 黄浦区制造局路787号二幢202B室 Room202B, Building 2, 787 Zhizaoju Road, Huangpu District Shanghai 200011, CN
Données relatives à la priorité :
Titre (EN) CAPACITANCE DETECTION CIRCUIT AND ELECTRONIC DEVICE
(FR) CIRCUIT DE DÉTECTION DE CAPACITÉ ET DISPOSITIF ÉLECTRONIQUE
(ZH) 电容检测电路及电子装置
Abrégé :
(EN) A capacitance detection circuit (12), comprising a sensing circuit (SC) which is coupled to a plurality of receiving electrodes (RX_1-RX_M) and used for generating a plurality of sensing results, the plurality of sensing results being related to capacitance values between a plurality of transmitting electrodes (TX_1-TX_N) and a plurality of receiving electrodes (RX_1-RX_M); and a first driver circuit (DC) which is coupled to the plurality of transmitting electrodes (TX_1-TX_N), wherein when the first driver circuit (DC) floats at least one first transmitting electrode (TX_n) of the plurality of transmitting electrodes (TX_1-TX_N), the first driver circuit (DC) generates at least one first driving signal (d1-dn-1, dn+1-dN) to at least one second electrode (TX_1-TX_n-1, TX_n+1-TX_N) of the plurality of transmitting electrodes (TX_1-TX_N) so as to offset a baseline current between the plurality of receiving electrodes (RX_1-RX_M) and a grounding end.
(FR) L’invention concerne un circuit de détection de capacité (12), comprenant un circuit de détection (SC) qui est couplé à une pluralité d'électrodes de réception (RX_1-RX_M) et utilisé pour générer une pluralité de résultats de détection, la pluralité de résultats de détection étant liée à des valeurs de capacité entre une pluralité d'électrodes de transmission (TX_1-TX_N) et une pluralité d'électrodes de réception (RX_1-RX_M); et un premier circuit d'attaque (DC) qui est couplé à la pluralité d'électrodes de transmission (TX_1-TX_N), le premier circuit d'attaque (DC) flottant au moins une première électrode de transmission (TX _n) de la pluralité d'électrodes de transmission (TX_1-TX_N), le premier circuit d'attaque (DC) génèrant au moins un premier signal de commande (d1-dn-1, dn+1-dN) à au moins une deuxième électrode (TX_1-TX_n-1, TX_n+1-TX_N) de la pluralité d'électrodes de transmission (TX_1-TX_N) de manière à décaler un courant de ligne de base entre la pluralité d'électrodes de réception (RX_1-RX_M) et une extrémité de mise à la terre.
(ZH) 一种电容检测电路(12),包括一感测电路(SC),耦接于多个接收电极(RX_1-RX_M),用来产生多个感测结果,所述多个感测结果相关于多个传送电极(TX_1-TX_N)与多个接收电极(RX_1-RX_M)之间的电容值;以及一第一驱动电路(DC),耦接于所述多个传送电极(TX_1-TX_N);其中,当所述第一驱动电路(DC)将所述多个传送电极(TX_1-TX_N)中至少一第一传送电极(TX_n)浮接时,所述第一驱动电路(DC)产生至少一第一驱动信号(d 1-d n-1,d n+1-d N)至所述多个传送电极(TX_1-TX_N)中至少一第二电极(TX_1- TX_n-1,TX_n+1-TX_N),以抵消所述多个接收电极(RX_1-RX_M)与一接地端之间的一基线电流。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)