Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018144347) BLOCS DE MÉMORISATION CONFIGURABLES POURVUS DE CIRCUITS D'ACTIVATION DE PREMIER ENTRÉ-PREMIER SORTI SIMPLES
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/144347 N° de la demande internationale : PCT/US2018/015551
Date de publication : 09.08.2018 Date de dépôt international : 26.01.2018
CIB :
G06F 13/16 (2006.01) ,G06F 12/02 (2006.01) ,G06F 5/06 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
16
pour l'accès au bus de mémoire
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
12
Accès, adressage ou affectation dans des systèmes ou des architectures de mémoire
02
Adressage ou affectation; Réadressage
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
5
Procédés ou dispositions pour la conversion de données, sans modification de l'ordre ou du contenu des données manipulées
06
pour modifier la vitesse de débit des données, c. à d. régularisation de la vitesse
Déposants :
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, CA 95054, US
Inventeurs :
FINN, Simon; GB
EBELING, Carl; US
Mandataire :
TREYZ, George, Victor; US
Données relatives à la priorité :
15/421,09031.01.2017US
Titre (EN) CONFIGURABLE STORAGE BLOCKS HAVING SIMPLE FIRST-IN FIRST-OUT ENABLING CIRCUITRY
(FR) BLOCS DE MÉMORISATION CONFIGURABLES POURVUS DE CIRCUITS D'ACTIVATION DE PREMIER ENTRÉ-PREMIER SORTI SIMPLES
Abrégé :
(EN) An integrated circuit may have configurable storage blocks. A configurable storage block may include a memory array, and arithmetic and control circuitry. The arithmetic and control circuitry may be used to determine whether to operate the configurable storage block in a first mode which may provide random access to the memory array or in a second mode which may provide access to the memory array in a predefined order. Thus, the configurable storage block may implement simple first-in first-out modules and shift registers in addition to implementing memory modules with random access. Arithmetic and control circuitry may include a multiplexer that determines whether the configurable storage block is implementing simple first-in first-out modules or shift registers. When the configurable storage block implements first-in first-out modules, an up-down counter may be activated to generate a count value received at the multiplexer.
(FR) La présente invention concerne un circuit intégré pouvant comporter des blocs de mémorisation configurables. Un bloc de mémorisation configurable peut comprendre un réseau mémoire et des circuits arithmétique et de commande. Les circuits arithmétique et de commande peuvent être utilisés pour déterminer s'il faut faire fonctionner le bloc de mémorisation configurable dans un premier mode, lequel peut fournir un accès aléatoire au réseau mémoire ou dans un deuxième mode, lequel peut fournir un accès au réseau mémoire dans un ordre prédéfini. Ainsi, le bloc de mémorisation configurable peut mettre en œuvre des modules de premier entré-premier sorti simples et des registres à décalage en plus de la mise en œuvre des modules mémoire à accès aléatoire. Les circuits arithmétique et de commande peuvent comprendre un multiplexeur, lequel détermine si le bloc de mémorisation configurable met en œuvre les modules de premier entré-premier sorti simples ou les registres à décalage. Lorsque le bloc de stockage configurable met en œuvre les premiers modules de premier entré-premier sorti, un compteur ascendant peut être activé pour générer une valeur de comptage reçue au niveau du multiplexeur.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)