Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018140140) ACCÉLÉRATEUR INFORMATIQUE RECONFIGURABLE ET SPÉCIFIQUE À UNE APPLICATION
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/140140 N° de la demande internationale : PCT/US2017/065582
Date de publication : 02.08.2018 Date de dépôt international : 11.12.2017
CIB :
G06F 9/30 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9
Dispositions pour la commande par programme, p.ex. unité de commande
06
utilisant un programme emmagasiné, c. à. d. utilisant une unité de stockage interne de l'équipement de traitement de données pour recevoir et conserver le programme
30
Dispositions pour exécuter des instructions machine, p.ex. le décodage des instructions
Déposants :
WISCONSIN ALUMNI RESEARCH FOUNDATION [US/US]; 614 Walnut Street Madison, WI 53726, US
Inventeurs :
SANKARALINGAM, Karthikeyan; US
NOWATZKI, Anthony; US
GANGADHAR, Vinay; US
Mandataire :
BAXTER, Keith, M.; US
Données relatives à la priorité :
15/416,67026.01.2017US
Titre (EN) RECONFIGURABLE, APPLICATION-SPECIFIC COMPUTER ACCELERATOR
(FR) ACCÉLÉRATEUR INFORMATIQUE RECONFIGURABLE ET SPÉCIFIQUE À UNE APPLICATION
Abrégé :
(EN) A reconfigurable hardware accelerator for computers combines a high-speed dataflow processor, having programmable functional units rapidly reconfigured in a network of programmable switches, with a stream processor that may autonomously access memory in predefined access patterns after receiving simple stream instructions. The result is a compact, high-speed processor that may exploit parallelism associated with many application-specific programs susceptible to acceleration.
(FR) L’invention concerne un accélérateur matériel reconfigurable pour ordinateurs qui combine un processeur de flux de données à grande vitesse, ayant des unités fonctionnelles programmables reconfigurées rapidement dans un réseau de commutateurs programmables, avec un processeur de flux qui peut accéder de manière autonome à une mémoire dans des motifs d'accès prédéfinis après réception de simples instructions de flux. Le résultat est un processeur compact et à grande vitesse qui peut exploiter le parallélisme associé à de nombreux programmes spécifiques à une application sensibles à l'accélération.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)