WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Options
Langue d'interrogation
Stemming/Racinisation
Trier par:
Nombre de réponses par page
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018139750) MULTIPLICATEUR PARALLÈLE À CHAMP FINI ET PROCÉDÉ ASSOCIÉ
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/139750 N° de la demande internationale : PCT/KR2017/013417
Date de publication : 02.08.2018 Date de dépôt international : 23.11.2017
CIB :
G06F 17/16 (2006.01) ,G06F 7/44 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
17
Equipement ou méthodes de traitement de données ou de calcul numérique, spécialement adaptés à des fonctions spécifiques
10
Opérations mathématiques complexes
16
Calcul de matrice ou de vecteur
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
7
Méthodes ou dispositions pour le traitement de données en agissant sur l'ordre ou le contenu des données manipulées
38
Méthodes ou dispositions pour effectuer des calculs en utilisant exclusivement une représentation numérique codée, p.ex. en utilisant une représentation binaire, ternaire, décimale
40
utilisant des dispositifs établissant un contact, p.ex. relais électromagnétique
44
Multiplication; Division
Déposants : KONGJU NATIONAL UNIVERSITY INDUSTRY-UNIVERSITY COOPERATION FOUNDATION[KR/KR]; 56, Gongjudaehak-ro Gongju-si Chungcheongnam-do 32588, KR
Inventeurs : HONG, Do Won; KR
SEO, Chang Ho; KR
PARK, Sun Mi; KR
Mandataire : AJU INTERNATIONAL LAW & PATENT GROUP; 12-13th Floor, Gangnam Mirae Tower 174 Saimdang-ro Seocho-gu, Seoul 06627, KR
Données relatives à la priorité :
10-2017-001231025.01.2017KR
Titre (EN) FINITE FIELD PARALLEL MULTIPLIER AND METHOD THEREFOR
(FR) MULTIPLICATEUR PARALLÈLE À CHAMP FINI ET PROCÉDÉ ASSOCIÉ
(KO) 유한체 병렬 곱셈 장치 및 방법
Abrégé :
(EN) Disclosed are a finite field parallel multiplier and a method therefor. A finite field parallel multiplier according to the present invention comprises: a first vector operation unit for generating vectors, which each have nlog²3/3 components, from two polynomials A=A0+XA1 and B=B0+XB1 of order n-1; a second vector operation unit for generating vectors each having nlog²3/3 components by using the vectors generated by the first vector operation unit; a first polynomial operation unit for operating polynomial (A0B1+A1B0)Χ by using the vectors generated by the second vector operation unit; a second polynomial operation unit for operating polynomial A0B0+A1B1X2 by using the vectors generated by the second vector operation unit; and an output unit for outputting a product C of the two polynomials A and B from the polynomial (A0B0+A1B0)Χ and the polynomial A0B0+A1B1X2 that were operated by the first polynomial operation unit and the second polynomial operation unit, respectively.
(FR) La présente invention concerne un multiplicateur parallèle à champ fini et un procédé associé. Un multiplicateur parallèle à champ fini conformément à la présente invention comprend : une première unité d'opération de vecteur destinée à générer des vecteurs, chacun possédant des composants nlog ² 3/3, à partir de deux polynômes A=A 0+XA 1 and B=B 0+XB 1 d'ordre n-1 ; une seconde unité d'opération de vecteur destinée à générer des vecteurs possédant chacun des composants nlog ² 3/3 par utilisation des vecteurs générés par la première unité d'opération de vecteur ; une première unité d'opération polynomiale destinée à faire fonctionner un polynôme (A 0 B 1+A 1 B 0)Χ en utilisant les vecteurs générés par la seconde unité d'opération de vecteur ; une seconde unité d'opération polynomiale destinée à faire fonctionner un polynôme A 0 B 0+A 1 B 1 X 2 par utilisation des vecteurs générés par la seconde unité d'opération de vecteur ; et une unité de sortie pour délivrer un produit C des deux polynômes A et B à partir du polynôme (A 0 B 0+A 1 B 0)Χ et du polynôme A 0 B 0+A 1 B 1 X 2 qui ont été mis en fonctionnement par la première unité d'opération polynomiale et la seconde unité d'opération polynomiale, respectivement.
(KO) 유한체 병렬 곱셈 장치 및 방법이 개시된다. 본 발명의 유한체 병렬 곱셈 장치는 차수 n— 1인 두 다항식 A=A0+XA1B=B0+XB1으로부터 각 성분의 개수가 nlog²3/3인 벡터를 생성하는 제 1 벡터 연산부; 상기 제 1 벡터 연산부에서 생성된 벡터들을 이용하여 각 성분의 개수가 nlog²3/3인 벡터를 생성하는 제 2 벡터 연산부; 상기 제 2 벡터 연산부에서 생성된 벡터들을 이용하여 다항식 (A0B1+A1B0)Χ를 연산 하는 제 1 다항식 연산부; 상기 제 2 벡터 연산부에서 생성된 벡터들을 이용하여 다항식 A0B0+A1B1X2를 연산하는 제 2 다항식 연산부 및; 상기 제 1 다항식 연산부와 상기 제 2 다항식 연산부에 의해 각각 연산된 다항식 (A0B0+A1B0)Χ 및 다항식 A0B0+A1B1X2으로부터 두 다항식 AB의 곱 C를 출력하는 출력부를 포함하는 것을 특징으로 한다.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : coréen (KO)
Langue de dépôt : coréen (KO)