WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018122894) PROCÉDÉ DE FABRICATION DE DISPOSITIF ÉLECTRONIQUE, ET DISPOSITIF ÉLECTRONIQUE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/122894 N° de la demande internationale : PCT/JP2016/088619
Date de publication : 05.07.2018 Date de dépôt international : 26.12.2016
Demande présentée en vertu du Chapitre 2 : 15.03.2017
CIB :
H01L 23/28 (2006.01) ,H01L 21/56 (2006.01) ,H01L 23/34 (2006.01)
Déposants : SHINDENGEN ELECTRIC MANUFACTURING CO., LTD.[JP/JP]; 2-1, Ohtemachi 2-chome, Chiyoda-ku, Tokyo 1000004, JP
Inventeurs : KAMADA Hideki; JP
Mandataire : OHNO Seiji; JP
OHNO Hiroyuki; JP
Données relatives à la priorité :
Titre (EN) METHOD FOR MANUFACTURING ELECTRONIC DEVICE, AND ELECTRONIC DEVICE
(FR) PROCÉDÉ DE FABRICATION DE DISPOSITIF ÉLECTRONIQUE, ET DISPOSITIF ÉLECTRONIQUE
(JA) 電子装置の製造方法及び電子装置
Abrégé : front page image
(EN) This method for manufacturing an electronic device has: a step for mounting a substrate 10, which has a metal plate 11 on the rear side thereof, on a rear-side die 110 which has a die recess 111; a step for positioning a front-side die 120 so as to cover the substrate 10; and a step for pouring a resin between the front-side die 100 and the rear-side die 110 while pressing the substrate 10 against the rear-side die 110. In the step for pouring the resin, the substrate 10 is pressed against the rear-side die 110 with the peripheral edges of the metal plate 11 abutting the edges of the die recess 111.
(FR) Ce procédé de fabrication d'un dispositif électronique comprend : une étape de montage d'un substrat 10, qui a une plaque métallique 11 sur son côté arrière, sur une puce côté arrière 110 qui a un évidement de puce 111 ; une étape de positionnement d'une puce côté avant 120 de manière à recouvrir le substrat 10 ; et une étape de versement d'une résine entre la puce côté avant 100 et la puce côté arrière 110 tout en pressant le substrat 10 contre la puce côté arrière 110. Lors de l'étape de versement de la résine, le substrat 10 est pressé contre la puce côté arrière 110, les bords périphériques de la plaque métallique 11 venant en butée contre les bords de l'évidement de puce 111.
(JA) 電子装置の製造方法は、金型凹部111を有する裏面側金型110に、裏面側に金属板11を有する基板10を載置する工程と、前記基板10を覆うようにしておもて面側金型120を位置づける工程と、前記基板10を前記裏面側金型110に押圧しながら、前記おもて面金型100と前記裏面側金型110との間に樹脂を流し込む工程と、を有している。前記樹脂を流し込む工程において、前記金属板11の周縁部が前記金型凹部111の縁に当接した状態で、前記基板10が前記裏面側金型110に押圧される。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)