WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Options
Langue d'interrogation
Stemming/Racinisation
Trier par:
Nombre de réponses par page
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018109871) CIRCUIT DE DÉTECTION DE PHASE ET D'AMPLITUDE, MODULE DE TRANSMISSION ET ANTENNE RÉSEAU
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/109871 N° de la demande internationale : PCT/JP2016/087240
Date de publication : 21.06.2018 Date de dépôt international : 14.12.2016
CIB :
H03D 5/00 (2006.01) ,H01Q 3/26 (2006.01) ,H01Q 21/06 (2006.01) ,H01Q 23/00 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
D
DÉMODULATION OU TRANSFERT DE MODULATION D'UNE ONDE PORTEUSE À UNE AUTRE
5
Circuits pour la démodulation des oscillations modulées en amplitude ou modulées en angle à volonté
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
Q
ANTENNES
3
Dispositifs pour changer ou faire varier l'orientation ou la forme du diagramme de directivité des ondes rayonnées par une antenne ou un système d'antenne
26
faisant varier la phase relative ou l'amplitude relative et l'énergie d'excitation entre deux ou plusieurs éléments rayonnants actifs; faisant varier la distribution de l'énergie à travers une ouverture rayonnante
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
Q
ANTENNES
21
Systèmes ou réseaux d'antennes
06
Réseaux d'unités d'antennes, de même polarisation, excitées individuellement et espacées entre elles
H ÉLECTRICITÉ
01
ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
Q
ANTENNES
23
Antennes comportant des circuits ou des éléments de circuit actifs qui leur sont intégrés ou liés
Déposants : MITSUBISHI ELECTRIC CORPORATION[JP/JP]; 7-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 1008310, JP
Inventeurs : MIZUTANI, Hiroyuki; JP
NOTO, Hifumi; JP
NAKAMIZO, Hideyuki; JP
TAJIMA, Kenichi; JP
Mandataire : SOGA, Michiharu; JP
KAJINAMI, Jun; JP
UEDA, Shunichi; JP
Données relatives à la priorité :
Titre (EN) PHASE AND AMPLITUDE DETECTION CIRCUIT, TRANSMISSION MODULE AND ARRAY ANTENNA
(FR) CIRCUIT DE DÉTECTION DE PHASE ET D'AMPLITUDE, MODULE DE TRANSMISSION ET ANTENNE RÉSEAU
(JA) 位相振幅検波回路、送信モジュール、および、アレーアンテナ
Abrégé :
(EN) Provided is a phase and amplitude detection circuit comprising: switches 1, 5 that, using transmission lines 2,3, operate to sequentially switch among three states, namely a first state in which the phase of a reference signal is varied by 0° and then output, a second state in which the phase of the reference signal is varied by 90° and then output, and a third state in which passage of the reference signal is blocked; a mixer 7 that mixes the reference signal and a signal to be measured if in the first or second state, and detects the amplitude of the signal to be measured if in the third state; an LPF 8 that extracts the direct current component from a signal output from the mixer 7; an A/D converter 9 that converts the voltage value of the direct current component output from the LPF 8 to a digital signal; and a signal processing circuit 10 that, in the case of the first state and the second state, calculates the phase difference between the reference signal and the signal to be measured on the basis of two digital signals output respectively from the A/D converter 9, and that, in the case of the third state, calculates the amplitude of the signal to be measured on the basis of the digital signal output from the A/D converter 9.
(FR) Cette invention concerne un circuit de détection de phase et d'amplitude comprenant : des commutateurs (1, 5) lesquels, à l'aide de lignes de transmission (2, 3), fonctionnent de sorte à commuter séquentiellement parmi trois états, à savoir un premier état dans lequel la phase d'un signal de référence est amenée à varier de 0° puis fournie en sortie, un deuxième état dans lequel la phase du signal de référence est amenée à varier de 90°, puis fournie en sortie, et un troisième état dans lequel le passage du signal de référence est bloqué ; un mélangeur (7) qui mélange le signal de référence et un signal à mesurer s'il est dans le premier ou le deuxième état, et détecte l'amplitude du signal à mesurer s'il est dans le troisième état ; un filtre passe-bas (8) qui extrait la composante de courant continu d'un signal délivré par le mélangeur (7) ; un convertisseur analogique/numérique (9) qui convertit la valeur de tension de la sortie de composante de courant continu provenant du filtre passe-bas (8) en un signal numérique ; et un circuit de traitement de signal (10) qui, dans le cas du premier état et du deuxième état, calcule la différence de phase entre le signal de référence et le signal à mesurer sur la base de deux signaux numériques délivrés respectivement par le convertisseur analogique/numérique (9), et qui, dans le cas du troisième état, calcule l'amplitude du signal à mesurer sur la base du signal numérique délivré par le convertisseur analogique/numérique (9).
(JA) 位相振幅検波回路は、伝送線路2,3を用いて、基準信号の位相を0°変化させて出力する第1の状態、基準信号の位相を90°変化させて出力する第2の状態、および、基準信号の通過を遮断する第3の状態の3つの状態を順に切り替えて動作するスイッチ1,5と、第1の状態または第2の状態の場合に基準信号と被測定信号とを混合させるとともに、第3の状態の場合に被測定信号の振幅を検波するミクサ7と、ミクサ7から出力される信号から直流成分を抽出するLPF8と、LPF8から出力される直流成分の電圧値をディジタル信号に変換するA/D変換器9と、第1の状態及び第2の状態の場合にA/D変換器9から出力される2つのディジタル信号に基づいて基準信号と被測定信号との位相差を算出するとともに、第3の状態の場合にA/D変換器9から出力されるディジタル信号に基づいて被測定信号の振幅を算出する信号処理回路10とを備えている。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)