Recherche dans les collections de brevets nationales et internationales

1. (WO2018102034) APPRENTISSAGE DE LIAISON POUR RÉCUPÉRATION DE PERTE DE MARGE DE SYNCHRONISATION D'HORLOGE ASYNCHRONE DANS DES INTERFACES D'ENTRÉE/SORTIE PARALLÈLES

Pub. No.:    WO/2018/102034    International Application No.:    PCT/US2017/056379
Publication Date: Fri Jun 08 01:59:59 CEST 2018 International Filing Date: Fri Oct 13 01:59:59 CEST 2017
IPC: H04L 27/152
H04L 7/00
H04L 7/033
Applicants: INTEL CORPORATION
Inventors: BANDI, Chenchu Punnarao
SRIVASTAVA, Amit Kumar
MOHAPATRA, Sabyasachi
Title: APPRENTISSAGE DE LIAISON POUR RÉCUPÉRATION DE PERTE DE MARGE DE SYNCHRONISATION D'HORLOGE ASYNCHRONE DANS DES INTERFACES D'ENTRÉE/SORTIE PARALLÈLES
Abstract:
Conformément à des modes de réalisation décrits ici, l'invention porte sur des systèmes et des procédés d'apprentissage de liaison entre un dispositif hôte et un dispositif. Le dispositif hôte comprend une source d'horloge, un circuit frontal, un moniteur de cycle de service (DCM), une logique d'apprentissage de liaison, et un dispositif de réglage de cycle de service (DCA) Le circuit frontal est conçu pour transmettre une séquence d'apprentissage et un signal d'horloge vers l'avant au dispositif et à recevoir un signal stroboscopique du dispositif sur un support de transmission physique. Le DCM est conçu pour surveiller le cycle de service du signal stroboscopique et le cycle de service du signal d'horloge. La logique d'apprentissage de liaison est conçue pour déterminer un réglage du signal d'horloge et pour générer un signal de commande. Le DCA est conçu pour recevoir le signal d'horloge et le signal de commande et pour régler le signal d'horloge pour générer un signal d'horloge vers l'avant réglé en vue du signal de commande.