WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018102001) ÉGALISATION DE PROFONDEUR D'EFFACEMENT DANS DIFFÉRENTS BLOCS DE CELLULES DE MÉMOIRE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/102001    N° de la demande internationale :    PCT/US2017/050861
Date de publication : 07.06.2018 Date de dépôt international : 09.09.2017
CIB :
G11C 16/34 (2006.01), G11C 16/16 (2006.01)
Déposants : SANDISK TECHNOLOGIES LLC [US/US]; 6900 Dallas Parkway, Suite 325 Plano, Texas 75024 (US)
Inventeurs : ZHANG, Zhengyi; (US).
PANG, Liang; (US).
ZENG, Caifu; (US).
YU, Xuehong; (US).
DONG, Yingda; (US)
Mandataire : MAGEN, Burt; (US)
Données relatives à la priorité :
15/367,549 02.12.2016 US
Titre (EN) EQUALIZING ERASE DEPTH IN DIFFERENT BLOCKS OF MEMORY CELLS
(FR) ÉGALISATION DE PROFONDEUR D'EFFACEMENT DANS DIFFÉRENTS BLOCS DE CELLULES DE MÉMOIRE
Abrégé : front page image
(EN)A memory device and associated techniques provide a uniform erase depth for different blocks of memory cells which are at different distances from pass gates of a voltage source. In one approach, a voltage of a source side select gate transistor of a memory string is a decreasing function of the distance. In another approach, a magnitude or duration of an erase voltage at a source end of a memory string is an increasing function of the distance. Adjacent blocks can be arranged in subsets and treated as being at a common distance. In another approach, an additional erase pulse can be applied when the distance of the block exceeds a threshold. Other variables such as initial erase voltage and step size can also be adjusted as a function of distance.
(FR)L'invention concerne un dispositif de mémoire et des techniques associées fournissant une profondeur d'effacement uniforme pour différents blocs de cellules de mémoire qui sont à des distances différentes des grilles de passage d'une source de tension. Selon une approche, une tension d'un transistor à grille de sélection côté source d'une chaîne de mémoire est une fonction décroissante de la distance. Selon une autre approche, une amplitude ou une durée d'une tension d'effacement à une extrémité source d'une chaîne de mémoire est une fonction croissante de la distance. Des blocs adjacents peuvent être agencés en sous-ensembles et traités comme étant à une distance commune. Selon une autre approche, une impulsion d'effacement supplémentaire peut être appliquée lorsque la distance du bloc dépasse un seuil. D'autres variables telles que la tension d'effacement initiale et la taille de l'étape peuvent également être réglées en fonction de la distance.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)