WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018065927) CIRCUIT DE DECHARGE D'UN SYSTÈME ELECTRIQUE HAUTE TENSION
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/065927    N° de la demande internationale :    PCT/IB2017/056138
Date de publication : 12.04.2018 Date de dépôt international : 05.10.2017
CIB :
H02J 7/00 (2006.01), B60L 3/00 (2006.01), G05F 1/573 (2006.01), H03K 17/082 (2006.01)
Déposants : VALEO JAPAN CO., LTD. [JP/JP]; 39, Aza Higashihara, Sendai Kumagayashi, Saitama 3600193 (JP).
BERTRAND, Mathieu [FR/FR]; (FR).
SACCO, Ernesto [FR/FR]; (FR).
NAIM, Aldo [FR/FR]; (FR)
Inventeurs : BERTRAND, Mathieu; (FR).
SACCO, Ernesto; (FR).
NAIM, Aldo; (FR)
Mandataire : OHNUKI & KOTAKE; Yamasakisudacho-Building 5th floor, 25, Kandasudacho 2-chome Chiyoda-ku, Tokyo 1010041 (JP)
Données relatives à la priorité :
16/59635 06.10.2016 FR
Titre (EN) CIRCUIT FOR DISCHARGING A HIGH-VOLTAGE ELECTRICAL SYSTEM
(FR) CIRCUIT DE DECHARGE D'UN SYSTÈME ELECTRIQUE HAUTE TENSION
Abrégé : front page image
(EN)The invention relates to a circuit (100) for discharging a high-voltage electrical system comprising at least one power transistor (Q1) and an electrical energy storage device including at least one capacitor (C3), the discharge circuit (100) comprising:– a control branch (120) for configuring the power transistor (Q1) in a conduction mode in order to discharge the capacitor (C3);– a regulating branch (130) designed to control a gate current (iG) flowing into the control branch (120) of the power transistor (Q1), the regulating branch (130) being designed to command the gate current (iG) in such a way that each power transistor (Q1) dissipates a power less than or equal to 5 W during a discharge period less than or equal to 5 seconds enabling discharging of the capacitor (C3). The invention also relates to a control unit of a power electric machine comprising such a discharge circuit (100) as well as a method for discharging a device for storing electrical energy (400).
(FR)L'invention concerne un circuit de décharge (100) d'un système électrique haute tension comprenant au moins un transistor de puissance (Q1) et un dispositif de stockage d'énergie électrique comprenant au moins un condensateur (C3), le circuit de décharge (100) comprenant :– une branche de pilotage (120) permettant de configurer le transistor de puissance (Q1) dans un mode de conduction afin de décharger le condensateur (C3);– une branche de régulation (130) agencée pour contrôler un courant de grille (iG) entrant dans la branche de pilotage (120) du transistor de puissance (Q1), la branche de régulation (130) étant agencée pour commander le courant de grille (iG) de manière à ce que chaque transistor de puissance (Q1) dissipe une puissance inférieure ou égale à 5W pendant une durée de décharge inférieure ou égale à 5 secondes permettant de décharger le condensateur (C3).L'invention concerne aussi une unité de contrôle d'une machine électrique de puissance comprenant un tel circuit de décharge (100) ainsi qu'un procédé de décharge d'un dispositif de stockage d'énergie électrique (400).
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : français (FR)
Langue de dépôt : français (FR)