Recherche dans les collections de brevets nationales et internationales

1. (WO2018063717) ACCÉLÉRATEURS MATÉRIELS ET PROCÉDÉS POUR OPÉRATIONS DE DÉLESTAGE

Pub. No.:    WO/2018/063717    International Application No.:    PCT/US2017/049407
Publication Date: Fri Apr 06 01:59:59 CEST 2018 International Filing Date: Thu Aug 31 01:59:59 CEST 2017
IPC: G06F 9/30
G06F 12/084
Applicants: INTEL CORPORATION
Inventors: DRYSDALE, Tracy, Garrett
GOPAL, Vinodh
GUILFORD, James, D.
Title: ACCÉLÉRATEURS MATÉRIELS ET PROCÉDÉS POUR OPÉRATIONS DE DÉLESTAGE
Abstract:
La présente invention concerne des procédés et des appareils relatifs à des opérations de délestage. Dans un mode de réalisation, un processeur matériel comprend un cœur pour exécuter un fil et délester une opération ; et des premier et second accélérateurs matériels pour exécuter l'opération, les premier et second accélérateurs matériels étant couplés à des mémoires tampons partagées pour stocker des données de sortie à partir du premier accélérateur matériel et fournir les données de sortie, en tant que données d'entrée, au second accélérateur matériel, une matrice de descripteurs de mémoire tampon d'entrée du second accélérateur matériel avec une entrée pour chaque mémoire tampon partagée respective, une matrice de descripteurs de réponse de mémoire tampon d'entrée du second accélérateur matériel avec une entrée de réponse correspondante pour chaque mémoire tampon partagée respective, une matrice de descripteurs de mémoire tampon de sortie du premier accélérateur matériel avec une entrée pour chaque mémoire tampon partagée respective, et une matrice de descripteurs de réponse de mémoire tampon de sortie du premier accélérateur matériel avec une entrée de réponse correspondante pour chaque mémoire tampon partagée respective.