WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018063656) CIRCUITS INTÉGRÉS COMPRENANT DES BLOCS DE TRAITEMENT SPÉCIALISÉS POUR RÉALISER DES TRANSFORMÉES DE FOURIER RAPIDES À VIRGULE FLOTTANTE ET DES MULTIPLICATIONS DE NOMBRES COMPLEXES
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/063656    N° de la demande internationale :    PCT/US2017/049015
Date de publication : 05.04.2018 Date de dépôt international : 29.08.2017
CIB :
H03K 19/177 (2006.01), G06F 7/42 (2006.01), G06F 7/44 (2006.01)
Déposants : ALTERA CORPORATION [US/US]; 101 Innovation Drive San Jose, CA 95134 (US)
Inventeurs : LANGHAMMER, Martin; (GB)
Mandataire : TSAI, Jason; (US)
Données relatives à la priorité :
15/277,955 27.09.2016 US
Titre (EN) INTEGRATED CIRCUITS WITH SPECIALIZED PROCESSING BLOCKS FOR PERFORMING FLOATING-POINT FAST FOURIER TRANSFORMS AND COMPLEX MULTIPLICATION
(FR) CIRCUITS INTÉGRÉS COMPRENANT DES BLOCS DE TRAITEMENT SPÉCIALISÉS POUR RÉALISER DES TRANSFORMÉES DE FOURIER RAPIDES À VIRGULE FLOTTANTE ET DES MULTIPLICATIONS DE NOMBRES COMPLEXES
Abrégé : front page image
(EN)Integrated circuits with specialized processing blocks are provided. A specialized processing block may include one real addition stage and one real multiplier stage. The multiplier stage may simultaneously feed its output to the addition stage and directly to an adjacent specialized processing block. The addition stage may also produce sum and difference outputs in parallel. A group of four such specialized processing blocks may be connected in a chain to implement a radix-2 fast Fourier transform (FFT) butterfly. Multiple radix-2 butterflies may be stacked to form yet higher order radix butterflies. If desired, the specialized processing block may also be used to implement a complex multiply operation. Three or four specialized processing blocks may be chained together and along with one or more adders outside the specialized processing blocks, real and imaginary portions of a complex product can be generated.
(FR)La présente invention concerne des circuits intégrés comprenant des blocs de traitement spécialisés. Un bloc de traitement spécialisé peut inclure un étage additionneur de nombres réels et un étage multiplicateur de nombres réels. L’étage multiplicateur peut fournir simultanément sa sortie à l’étage additionneur et directement à un bloc de traitement spécialisé adjacent. L’étage additionneur peut également produire des sorties de somme et de différence en parallèle. Un groupe de quatre blocs de traitement spécialisés de ce genre peut être connecté dans une chaîne pour implémenter un papillon de transformée de Fourier rapide (FFT) de radical 2. De multiples papillons de radical 2 peuvent être empilés pour former des papillons d’ordre encore supérieur. Si souhaité, le bloc de traitement spécialisé peut également être utilisé pour implémenter une opération de multiplication sur des nombres complexes. Trois ou quatre blocs de traitement spécialisés peuvent être chaînés ensemble et, conjointement avec un ou plusieurs additionneurs en dehors des blocs de traitement spécialisés, des parties réelles et imaginaires d’un produit complexe peuvent être générées.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)