WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018058915) DISPOSITIF DE DÉTECTION DE PERTE DE SIGNAL D'HORLOGE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/058915    N° de la demande internationale :    PCT/CN2017/077152
Date de publication : 05.04.2018 Date de dépôt international : 17.03.2017
CIB :
H03K 5/19 (2006.01)
Déposants : SANECHIPS TECHNOLOGY CO., LTD. [CN/CN]; ZTE Industrial Park, Liuxian Avenue, Xili Street, Nanshan District Shenzhen, Guangdong 518055 (CN)
Inventeurs : SI, Xiaoming; (CN).
ZHAO, Chunhe; (CN).
LI, Chaolin; (CN)
Mandataire : CHINA PAT INTELLECTUAL PROPERTY OFFICE; 2nd Floor, Zhongguancun Intellectual Property Building, Block B, No.21 Haidian South Road, Haidian Beijing 100080 (CN)
Données relatives à la priorité :
201610864963.5 28.09.2016 CN
Titre (EN) CLOCK SIGNAL LOSS DETECTION DEVICE
(FR) DISPOSITIF DE DÉTECTION DE PERTE DE SIGNAL D'HORLOGE
(ZH) 一种时钟信号丢失检测的装置
Abrégé : front page image
(EN)Disclosed is a clock signal loss detection device, comprising: a first delay unit, a second delay unit, a D flip-flop, a first NOT gate, a second NOT gate, and an AND gate. An input end of the first delay unit, a clock end of the D flip-flop, and an input end of the second NOT gate separately access a clock signal; an output end of the first delay unit is connected to the first NOT gate in series and then connected to a reset end of the D flip-flop; a D end of the D flip-flop is connected to a power supply; an output end of the second NOT gate is connected to a first input end of the AND gate; a Q end of the D flip-flop is connected to a second input end of the AND gate; an output end of the AND gate is connected to an input end of the second delay unit; a pulse signal with a delayed falling edge outputted by the second delay unit is used for indicating that the clock signal is lost; a high-level signal outputted by the second delay unit is used for indicating that the clock signal is not lost.
(FR)L'invention concerne un dispositif de détection de perte de signal d'horloge, comprenant : une première unité de retard, une seconde unité de retard, une bascule D, une première grille NON, une seconde grille NON, et une grille ET. Une extrémité d'entrée de la première unité de retard, une extrémité d'horloge de la bascule D, et une extrémité d'entrée de la seconde grille NON accèdent séparément à un signal d'horloge; une extrémité de sortie de la première unité de retard est connectée à la première grille NON en série et est ensuite connectée à une extrémité de réinitialisation de la bascule D; une extrémité D de la bascule D est connectée à une alimentation électrique; une extrémité de sortie de la seconde grille NON est connectée à une première extrémité d'entrée de la grille ET; une extrémité Q de la bascule D est connectée à une seconde extrémité d'entrée de la grille ET; une extrémité de sortie de la grille ET est connectée à une extrémité d'entrée de la seconde unité de retard; un signal d'impulsion avec un front descendant retardé émis par la seconde unité de retard est utilisé pour indiquer que le signal d'horloge est perdu; un signal de haut niveau émis par la seconde unité de retard est utilisé pour indiquer que le signal d'horloge n'est pas perdu.
(ZH)本发明实施例公开了一种时钟信号丢失检测的装置,包括:第一延时单元,第二延时单元,D触发器,第一非门,第二非门,与门;其中,所述第一延时单元的输入端、D触发器的时钟端、以及第二非门的输入端分别接入时钟信号,所述第一延时单元的输出端在串接所述第一非门后连接所述D触发器的复位端,所述D触发器的D端连接电源,所述第二非门的输出端连接所述与门的第一输入端,所述D触发器的Q端连接所述与门的第二输入端,所述与门的输出端连接所述第二延时单元的输入端;所述第二延时单元输出的下降沿延时后的脉冲信号用于指示所述时钟信号丢失,所述第二延时单元输出的高电平信号用于指示所述时钟信号未丢失。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)