Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018058452) APPAREIL ET PROCÉDÉ PERMETTANT DE RÉALISER UNE OPÉRATION DE RÉSEAU NEURONAL ARTIFICIEL
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/058452 N° de la demande internationale : PCT/CN2016/100870
Date de publication : 05.04.2018 Date de dépôt international : 29.09.2016
CIB :
G06N 3/063 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
N
SYSTÈMES DE CALCULATEURS BASÉS SUR DES MODÈLES DE CALCUL SPÉCIFIQUES
3
Systèmes de calculateurs basés sur des modèles biologiques
02
utilisant des modèles de réseaux neuronaux
06
Réalisation physique, c. à d. mise en oeuvre matérielle de réseaux neuronaux, de neurones ou de parties de neurones
063
utilisant des moyens électroniques
Déposants :
北京中科寒武纪科技有限公司 CAMBRICON TECHNOLOGIES CORPORATION LIMITED [CN/CN]; 中国北京市 海淀区科学院南路6号科研综合楼644室 Suite 644, Scientific Research Building, No. 6, Kexueyuan South Road, Haidian District Beijing 100190, CN
Inventeurs :
陈天石 CHEN, Tianshi; CN
刘少礼 LIU, Shaoli; CN
郭崎 GUO, Qi; CN
陈云霁 CHEN, Yunji; CN
Mandataire :
中科专利商标代理有限责任公司 CHINA SCIENCE PATENT & TRADEMARK AGENT LTD.; 中国北京市 海淀区西三环北路87号4-1105室 Suite 4-1105, No. 87, West 3rd Ring North Rd., Haidian District Beijing 100089, CN
Données relatives à la priorité :
Titre (EN) APPARATUS AND METHOD FOR PERFORMING ARTIFICIAL NEURAL NETWORK OPERATION
(FR) APPAREIL ET PROCÉDÉ PERMETTANT DE RÉALISER UNE OPÉRATION DE RÉSEAU NEURONAL ARTIFICIEL
(ZH) 一种执行人工神经网络运算的装置和方法
Abrégé :
(EN) Provided are an apparatus and a method for performing an artificial neural network operation, the apparatus comprising a clock gating unit (7), an instruction cache unit (1), a controller unit (2), a direct memory access unit (3), an interconnection module (4), a main operation module (5) and a plurality of subordinate operation modules (6). The apparatus can realize the operation of multi-layer artificial neural network with low power consumption. During the artificial neural network operation, the clock gating unit (7), according to an instruction, controls clock signals of the following to turn on or set to be 0: the instruction cache unit (1), the controller unit (2), the direct memory access unit (3), the interconnection module (4), the main operation unit (5) and the plurality of subordinate operation modules (6), whereby the clock signals of the specific operation relevant units are preserved and the clock signals of the irrelevant units are set to be 0, thus reducing the number of modules involved in the operation and performing the artificial neural network with low power consumption.
(FR) L'invention concerne un appareil et un procédé permettant de réaliser une opération de réseau neuronal artificiel, l'appareil comprenant une unité de pilotage d'horloge (7), une unité cache d'instructions (1), une unité contrôleur (2), une unité d'accès direct à la mémoire (3), un module d'interconnexion (4), un module d'opération principal (5) et une pluralité de modules d'opération subordonnés (6). L'appareil peut réaliser l'opération du réseau neuronal artificiel multicouche avec une faible consommation d'énergie. Pendant l'opération de réseau neuronal artificiel, l'unité de pilotage d'horloge (7) commande, selon une instruction, des signaux d'horloge des éléments suivants afin qu'ils soient activés ou réglés sur 0 : l'unité cache d'instructions (1), l'unité contrôleur (2), l'unité d'accès direct à la mémoire (3), le module d'interconnexion (4), le module d'opération principal (5) et la pluralité de modules d'opération subordonnés (6), et, ainsi, les signaux d'horloge des unités pertinentes pour l'opération spécifique sont préservés et les signaux d'horloge des unités non pertinentes sont réglés sur 0, ce qui réduit le nombre de modules impliqués dans l'opération et permet au réseau neuronal artificiel de fonctionner en consommant peu d'énergie.
(ZH) 一种执行人工神经网络运算的装置和方法,装置包括Clock Gating(时钟门控)单元(7)、指令缓存单元(1)、控制器单元(2)、直接内存访问单元(3)、互联模块(4)、主运算模块(5)以及多个从运算模块(6)。使用该装置可以低功耗的实现多层人工神经网络的运算。在人工神经网络运算过程中,Clock Gating单元(7)根据指令控制指令缓存单元(1)、控制器单元(2)、直接内存访问单元(3)、互联模块(4)、主运算单元(5)以及多个从运算模块(6)的时钟信号打开或者置0,保留具体运算相关单元的时钟信号,无关单元的时钟信号置0,从而减少了运算过程中参与工作模块的数量,实现低功耗执行人工神经网络。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)