WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
PATENTSCOPE sera indisponible quelques heures pour des raisons de maintenance le samedi 18.08.2018 à 09:00 CEST
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018057280) CIRCUITS À CAPACITÉS COMMUTÉES DANS UNE PLL
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/057280 N° de la demande internationale : PCT/US2017/050098
Date de publication : 29.03.2018 Date de dépôt international : 05.09.2017
CIB :
H03L 7/089 (2006.01)
Déposants : QUALCOMM INCORPORATED[US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714, US
Inventeurs : SHARIFZADEH, Mojtaba; US
KHALILI, Alireza; US
TAGHIVAND, Mazhareddin; US
EMADI, Mohammad; US
Mandataire : COLBY, Michael K.; US
Données relatives à la priorité :
15/273,60022.09.2016US
Titre (EN) SWITCHED-CAPACITOR CIRCUITS IN A PLL
(FR) CIRCUITS À CAPACITÉS COMMUTÉES DANS UNE PLL
Abrégé : front page image
(EN) Various aspects of this disclosure describe switched-capacitor circuits in a PLL. Examples include routing current from a first current source through a capacitor to ground during a first clock phase, routing current from a second current source through the capacitor to ground during a second clock phase, and transferring charge on the capacitor to a loop filter capacitor during a third clock phase. The first current source may generate current responsive to UP error samples from a phase/frequency detector (PFD), and the second current source generates current responsive to DN error samples from the PFD.
(FR) Selon divers aspects, la présente invention concerne des circuits à capacités commutées dans une boucle à verrouillage de phase (PLL). Des exemples comprennent le routage à la terre d'un courant à travers un condensateur provenant d'une première source de courant pendant une première phase d'horloge, le routage à la terre d'un courant à travers le condensateur provenant d'une seconde source de courant pendant une deuxième phase d'horloge, et le transfert d'une charge sur le condensateur à un condensateur de filtre à boucle pendant une troisième phase d'horloge. En réponse à des échantillons d'erreur d'élévation (UP) provenant d'un détecteur de phase/fréquence (PFD), la première source de courant peut générer un courant, et en réponse à des échantillons d'erreur d'abaissement (DN) provenant du PFD, la seconde source de courant génère un courant.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)