WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018048768) SIGNALISATION DE DÉFAILLANCES DANS UN CAPTEUR DE VITESSE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/048768    N° de la demande internationale :    PCT/US2017/050014
Date de publication : 15.03.2018 Date de dépôt international : 05.09.2017
CIB :
G01P 21/02 (2006.01)
Déposants : ALLEGRO MICROSYSTEMS, LLC [US/US]; 115 Northeast Cutoff Worcester, Massachusetts 01606 (US)
Inventeurs : PRENTICE, Seth; (US).
FINNEMAN, Michael; (US)
Mandataire : CROWLEY, Judith, C.; (US).
CROOKER, Albert, C.; (US).
MILMAN, Seth, A.; (US).
DURKEE, Paul, D.; (US).
ROBINSON, Kermit; (US).
WHITE, James, M.; (US).
MOOSEY, Anthony, T.; (US).
MOFFORD, Donald, F.; (US).
DALY, Christopher, S.; (US).
DOWNING, Marianne, M.; (US).
ROUILLE, David, W.; (US).
FLINDERS, Matthew; (US)
Données relatives à la priorité :
62/384,781 08.09.2016 US
Titre (EN) SIGNALLING OF FAULTS IN A SPEED SENSOR
(FR) SIGNALISATION DE DÉFAILLANCES DANS UN CAPTEUR DE VITESSE
Abrégé : front page image
(EN)In one aspect, an integrated circuit (IC) includes a sensor. The sensor includes a processor configured to provide speed and/or direction of a target object based on the speed of the target object. The processor monitors for a diagnostic fault which is a low level fault which still allows to detect speed; if such a diagnostic fault is detected, information about the fault is transmitted. The processor also monitors for critical faults, which do not allow to determine speed any more. In this case, the occurrence of such a critical fault is reported. The processor continues to monitor the fault, and only once the sensor recovers from the critical fault, data and information bits are transmitted.
(FR)Un aspect de l'invention concerne un circuit intégré (IC) comprenant un capteur. Le capteur comprend un processeur conçu pour fournir une vitesse et/ou une direction d'un objet cible en fonction de la vitesse de l'objet cible. Le processeur surveille une défaillance de diagnostic constituant une défaillance de faible niveau qui permet de continuer à détecter la vitesse ; si une telle défaillance de diagnostic est détectée, des informations concernant la défaillance sont transmises. Le processeur surveille également des défaillances critiques qui ne permettent plus de déterminer une vitesse. Dans ce cas, l'occurrence d'une telle défaillance critique est rapportée. Le processeur continue à surveiller la défaillance, et ce n'est qu'une fois que le capteur est rétabli après la défaillance critique que des données et des bits d'informations sont transmis.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)