WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018044503) SCHÉMA DE RÉDUCTION DE PUISSANCE DE MÉMOIRE DE CONCEPTION À ULTRA-FAIBLE PUISSANCE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/044503    N° de la demande internationale :    PCT/US2017/045501
Date de publication : 08.03.2018 Date de dépôt international : 04.08.2017
CIB :
G11C 5/14 (2006.01), G06F 1/32 (2006.01), G11C 7/22 (2006.01)
Déposants : QUALCOMM INCORPORATED [US/US]; ATTN: International IP Administration 5775 Morehouse Drive San Diego, California 92121-1714 (US)
Inventeurs : SAMSON, Giby; (US).
AGHERA, Parixit Laljibhai; (US).
NEWHAM, Adam Edward; (US)
Mandataire : CICCOZZI, John L.; (US).
OLDS, Mark E.; (US).
PODHAJNY, Daniel; (US)
Données relatives à la priorité :
15/255,176 02.09.2016 US
Titre (EN) ULTRA-LOW-POWER DESIGN MEMORY POWER REDUCTION SCHEME
(FR) SCHÉMA DE RÉDUCTION DE PUISSANCE DE MÉMOIRE DE CONCEPTION À ULTRA-FAIBLE PUISSANCE
Abrégé : front page image
(EN)The disclosure generally relates to a memory power reduction scheme that can flexibly transition memory blocks among different power states to reduce power consumption (especially with respect to leakage power) in a manner that balances tradeoffs between reduced power consumption and performance impacts. For example, according to various aspects, individual memory blocks may be associated with an access-dependent age, whereby memory blocks that are not accessed may be periodically aged. As such, in response to the age associated with a memory block crossing an appropriate threshold, the memory block may be transitioned to a power state that generally consumes less leakage power and has a larger performance penalty. Furthermore, one or more performance-related criteria may be defined with certain memory blocks to prevent and/or automatically trigger a transition to another power state.
(FR)L'invention concerne de manière générale un schéma de réduction de puissance de mémoire qui peut faire varier de manière flexible des blocs de mémoire parmi différents états de puissance pour réduire la consommation d'énergie (en particulier par rapport à la puissance de fuite) de manière à équilibrer des compromis entre une consommation d'énergie réduite et des impacts de performance. Selon divers aspects donnés à titre d'exemple, des blocs de mémoire individuels peuvent être associés à un âge dépendant de l'accès, moyennant quoi des blocs de mémoire qui ne sont pas accessibles peuvent être soumis à un vieillissement périodique. Ainsi, en réponse à l'âge associé à un bloc de mémoire franchissant un seuil approprié, le bloc de mémoire peut passer à un état de puissance qui consomme généralement moins d'énergie de fuite et a une plus grande pénalité de performance. En outre, un ou plusieurs critères liés à la performance peuvent être définis avec certains blocs de mémoire pour empêcher et/ou déclencher automatiquement une transition vers un autre état de puissance.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)