WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018038878) SYSTÈME DE COMMANDE DE CRITICITÉ MIXTE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/038878    N° de la demande internationale :    PCT/US2017/044820
Date de publication : 01.03.2018 Date de dépôt international : 01.08.2017
CIB :
G06F 9/50 (2006.01)
Déposants : GENERAL ELECTRIC COMPANY [US/US]; 1 River Road Schenectady, NY 12345 (US)
Inventeurs : SKEFFINGTON, Wesley Michael; (US).
SMITH, William; (US).
SCHNORE, JR., Austars; (US).
SEXTON, Daniel; (US)
Mandataire : STANLEY, Scott R.; (US).
WINTER, Catherine, J.; (US).
GNIBUS, Micheal, M.; (US).
DIMAURO, Peter, T.; (US).
MIDGLEY, Stephen, G.; (US)
Données relatives à la priorité :
15/244,681 23.08.2016 US
Titre (EN) MIXED CRITICALITY CONTROL SYSTEM
(FR) SYSTÈME DE COMMANDE DE CRITICITÉ MIXTE
Abrégé : front page image
(EN)A control system includes a multi-core processor configured to operate plural different applications performing different operations for controlling a controlled system. The applications are associated with different levels of criticality based on the operations performed by the applications. The processor is configured to provide a single hardware platform providing both spatial and temporal isolation between the different applications based on the different levels of criticality associated with the different applications. The processor also is configured to synchronize communications of the applications operating in a real time operating system with scheduled communications of a time sensitive network (TSN).
(FR)La présente invention concerne un système de commande qui comprend un processeur multicœur configuré de sorte à faire fonctionner plusieurs applications différentes exécutant différentes opérations pour commander un système commandé. Les applications sont associées à différents niveaux de criticité sur la base des opérations réalisées par les applications. Le processeur est configuré de sorte à fournir une seule plate-forme matérielle fournissant à la fois une isolation spatiale et temporelle entre les différentes applications sur la base des différents niveaux de criticité associés aux différentes applications. Le processeur est également configuré de sorte à synchroniser des communications des applications fonctionnant dans un système d'exploitation en temps réel avec des communications programmées d'un réseau sensible au temps (TSN pour Time Sensitive Network).
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)