WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018025430) SYSTÈME D'ENDOSCOPIE ET DISPOSITIF DE TRAITEMENT.
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/025430 N° de la demande internationale : PCT/JP2017/006179
Date de publication : 08.02.2018 Date de dépôt international : 20.02.2017
CIB :
A61B 1/00 (2006.01) ,A61B 1/04 (2006.01) ,G02B 23/24 (2006.01) ,H04N 5/225 (2006.01)
Déposants : OLYMPUS CORPORATION[JP/JP]; 2951 Ishikawa-machi, Hachioji-shi, Tokyo 1928507, JP
Inventeurs : ADACHI Fumiyuki; JP
Mandataire : ITOH Susumu; JP
Données relatives à la priorité :
2016-15226002.08.2016JP
Titre (EN) ENDOSCOPE SYSTEM AND SIGNAL PROCESSING DEVICE
(FR) SYSTÈME D'ENDOSCOPIE ET DISPOSITIF DE TRAITEMENT.
(JA) 内視鏡システムおよび信号処理装置
Abrégé : front page image
(EN) In the present invention, an endoscope 2 includes: a cable 23 that has a first clock signal line 71a (59a) and a second clock signal line 71b (59b) installed therein; and differential clock signal reception units 58a, 58b for a clock to be supplied to an imaging element 21. A video processor 3 includes: a current detector 66 that is inserted into a VCCI/O for the differential clock signal reception units 58a, 58b; a differential signal output unit that converts clock signals into two differential clock signals which have inverted phase differences and outputs the two differential clock signals; and a FPGA 61 that determines a short circuit or open circuit in the first clock signal line 71a (59a) and the second clock signal line 71b (59b) on the basis of a current value detected by the current detector 66.
(FR) Dans la présente invention, un endoscope 2 comprend : un câble 23 qui a une première ligne de signal d'horloge 71a (59a), et une seconde ligne de signal d'horloge 71b (59b), installé à l'intérieur de celui-ci; et des unités de réception de signal d'horloge différentiel 58a, 58b pour une horloge fournie à un élément d'imagerie 21. Un processeur vidéo 3 comprend : un détecteur de courant 66 qui est inséré dans un VCCI/O pour les unités 58a, 58b de réception du signal d'horloge différentiel; une sortie de signal différentiel qui convertit les signaux d'horloge en deux signaux d'horloge différentiels, qui ont des différences de phase inversées et émettent les deux signaux d'horloge différentiels; et un FPGA 61 qui détermine un circuit court ou un circuit ouvert dans la première ligne de signal d'horloge 71a (59a), et dans la seconde ligne de signal d'horloge (59b) sur la base d'une valeur de courant détectée par le détecteur de courant.
(JA) 内視鏡2は、第1クロック信号線71a(59a)と第2クロック信号線71b(59b)とを内設するケーブル23と、撮像素子21に供給するクロックの差動クロック信号受信部58a、58bと、を有し、ビデオプロセッサ3は、差動クロック信号受信部58a、58b用のVCCI/Oに挿入された電流検出器66と、位相差が互いに反転する2つ差動クロック信号に変換して出力する差動信号出力部と、電流検出器66において検出した電流値に基づいて、第1クロック信号線71a(59a)と第2クロック信号線71b(59b)の短絡または断線を判別するFPGA61と、有する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)