WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017216660) CONDENSATEUR COMMUTÉ DE MISE À L'ÉCHELLE EXPONENTIELLE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2017/216660    N° de la demande internationale :    PCT/IB2017/053009
Date de publication : 21.12.2017 Date de dépôt international : 22.05.2017
CIB :
H03M 1/66 (2006.01)
Déposants : THE HONG KONG UNIVERSITY OF SCIENCE AND TECHNOLOGY [CN/CN]; Clear Water Bay Kowloon, Hong Kong (CN)
Inventeurs : LUONG, Howard Cam; (CN).
HUANG, Zhiqiang; (CN)
Données relatives à la priorité :
15/180,442 13.06.2016 US
Titre (EN) EXPONENTIALLY SCALING SWITCHED CAPACITOR
(FR) CONDENSATEUR COMMUTÉ DE MISE À L'ÉCHELLE EXPONENTIELLE
Abrégé : front page image
(EN)An exponentially-scaling switched impedance circuit includes: two or more impedance scaling circuits, wherein each impedance scaling circuit comprises: an input port; an output port; and a switched impedance circuit connected in parallel to the output port. Each impedance scaling circuit is configured to provide an effective impedance at the input port corresponding to a scaled-down version of the exponentially-scaling switched impedance circuit. The two or more impedance scaling circuits are connected in a cascade such that an input of an impedance scaling circuit is connected to an output of a previous impedance scaling circuit and/or an output of the impedance scaling circuit is connected to an input of a next impedance scaling circuit.
(FR)L'invention concerne un circuit à impédance commuté de mise à l'échelle exponentielle comprenant : au moins deux circuits de mise à l'échelle d'impédance, chaque circuit comprenant : un port d'entrée ; un port de sortie ; et un circuit à impédance commutée raccordé en parallèle au port de sortie. Chaque circuit de mise à l'échelle d'impédance est configuré pour fournir une impédance effective au niveau du port d'entrée correspondant à une version mise à l'échelle du circuit à impédance commuté de mise à l'échelle exponentielle. Lesdits deux circuits de mise à l'échelle d'impédance au moins sont raccordés en cascade de sorte qu'une entrée d'un circuit de mise à l'échelle d'impédance soit raccordée à une sortie d'un circuit de mise à l'échelle d'impédance précédent et/ou qu'une sortie du circuit de mise à l'échelle d'impédance soit raccordée à une entrée d'un circuit de mise à l'échelle d'impédance suivant.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)