WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017212876) CIRCUIT D'ALIMENTATION ÉLECTRIQUE DE SYSTÈME, DISPOSITIF ÉLECTRONIQUE ET PROCÉDÉ DE PROTECTION DE DISPOSITIF ÉLECTRONIQUE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2017/212876    N° de la demande internationale :    PCT/JP2017/018205
Date de publication : 14.12.2017 Date de dépôt international : 15.05.2017
CIB :
H02H 7/20 (2006.01), G06F 1/30 (2006.01), H02J 1/00 (2006.01)
Déposants : ROHM CO., LTD. [JP/JP]; 21, Saiin Mizosaki-cho, Ukyo-ku, Kyoto-shi, Kyoto 6158585 (JP)
Inventeurs : FUJIWARA Akira; (JP).
KIMURA Takashi; (JP)
Mandataire : MORISHITA Sakaki; (JP)
Données relatives à la priorité :
2016-113485 07.06.2016 JP
Titre (EN) SYSTEM POWER SUPPLY CIRCUIT, ELECTRONIC DEVICE, AND METHOD FOR PROTECTING ELECTRONIC DEVICE
(FR) CIRCUIT D'ALIMENTATION ÉLECTRIQUE DE SYSTÈME, DISPOSITIF ÉLECTRONIQUE ET PROCÉDÉ DE PROTECTION DE DISPOSITIF ÉLECTRONIQUE
(JA) システム電源回路および電子機器、電子機器の保護方法
Abrégé : front page image
(EN)A system power supply circuit 100 receives input voltage VIN, and supplies power supply voltage to a plurality of load circuits 204 including a microcomputer 206. A plurality of power supply circuits 102 correspond to the plurality of load circuits 204. A fault detection circuit 104 generates a fault detection signal S1 that is negated when the input voltage VIN is included in a first voltage range, and is asserted on deviating therefrom, and the signal is outputted to the microcomputer 206. An interface circuit 106 can communicate with the microcomputer 206, receives a control signal S2 generated by the microcomputer 206 in response to the assertion of the fault detection signal S1, and stops the power supply circuit 102 of the channel indicated by the control signal S2. When the input voltage VIN deviates from a second voltage range that is more broadly defined than the first voltage range, an internal protective circuit 108 stops the power supply circuit 102 of at least one prescribed channel.
(FR)Un circuit d'alimentation électrique de système 100 reçoit une tension d'entrée VIN et fournit une tension d'alimentation à une pluralité de circuits de charge 204 comprenant un micro-ordinateur 206. Une pluralité de circuits d'alimentation électrique 102 correspondent à la pluralité de circuits de charge 204. Un circuit de détection de défaut 104 génère un signal de détection de défaut S1 qui est nié lorsque la tension d'entrée VIN est comprise dans une première plage de tension, et est affirmé en s'écartant de celle-ci, et le signal est émis vers le micro-ordinateur 206. Un circuit d'interface 106 peut communiquer avec le micro-ordinateur 206, reçoit un signal de commande S2 généré par le micro-ordinateur 206 en réponse à l'assertion du signal de détection de défaut S1, et arrête le circuit d'alimentation électrique 102 du canal indiqué par le signal de commande S2. Lorsque la tension d'entrée VIN s'écarte d'une seconde plage de tension qui est plus largement définie que la première plage de tension, un circuit de protection interne 108 arrête le circuit d'alimentation électrique 102 d'au moins un canal prescrit.
(JA)システム電源回路100は、入力電圧VINを受け、マイコン206を含む複数の負荷回路204に電源電圧を供給する。複数の電源回路102は、複数の負荷回路204に対応する。異常検出回路104は、入力電圧VINが第1電圧範囲に含まれるときネゲートされ、逸脱するとアサートされる異常検出信号S1を生成し、マイコン206に出力する。インタフェース回路106は、マイコン206と通信可能であり、異常検出信号S1のアサートに応答してマイコン206が生成する制御信号S2を受信し、当該制御信号S2が指示するチャンネルの電源回路102を停止させる。内部保護回路108は、入力電圧VINが第1電圧範囲より広く規定された第2電圧範囲から逸脱すると、少なくともひとつの所定チャンネルの電源回路102を停止させる。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)