WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017212152) CIRCUIT DE DÉTECTION DE DÉFAILLANCES SYSTÉMATIQUES ET ALÉATOIRES
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2017/212152    N° de la demande internationale :    PCT/FR2017/051398
Date de publication : 14.12.2017 Date de dépôt international : 02.06.2017
CIB :
G06F 11/16 (2006.01), G06F 11/07 (2006.01), G06F 21/54 (2013.01), G06F 11/28 (2006.01)
Déposants : CONTINENTAL AUTOMOTIVE FRANCE [FR/FR]; 1, Avenue Paul Ourliac Intellectual Property 31100 Toulouse (FR).
CONTINENTAL AUTOMOTIVE GMBH [DE/DE]; Vahrenwalderstrasse, 9 30165 Hanovre (DE)
Inventeurs : EGGER, Vincent; (FR)
Mandataire : CONTINENTAL AUTOMOTIVE FRANCE; 1, Avenue Paul Ourliac Intellectual Property 31100 Toulouse (FR)
Données relatives à la priorité :
1655245 08.06.2016 FR
Titre (EN) CIRCUIT FOR DETECTING SYSTEMATIC AND RANDOM FAULTS
(FR) CIRCUIT DE DÉTECTION DE DÉFAILLANCES SYSTÉMATIQUES ET ALÉATOIRES
Abrégé : front page image
(EN)A circuit (100) for detecting faults for a motor vehicle electronic computer, comprising: · a main microcontroller (110) having, – at least two microcontroller cores (111, 112) configured to execute the same instructions in parallel, and – at least a first software module (113) providing a critical function of a motor vehicle, the first software module comprising a predetermined input point (Pin) and a predetermined output point (Sout) · a supervision microcontroller (120) and · a synchronous communication interface (130) for coupling the main microcontroller (110) and the supervision microcontroller (120) in such a way as to allow mutual supervision. The detection circuit makes it possible to detect systematic and random faults.
(FR)Un circuit (100) de détection de défaillances pour un calculateur électronique automobile, comprenant : · un microcontrôleur principal (110) ayant, – au moins deux cœurs (111, 112) de microcontrôleur configurés pour exécuter les mêmes instructions en parallèle, et – au moins un premier module logiciel (113) assurant une fonction critique d'un véhicule automobile, le premier module logiciel comprenant un point d'entrée prédéterminé (Pin) et un point de sortie prédéterminé (Sout) · un microcontrôleur de supervision (120) et · une interface de communication (130) synchrone pour coupler le microcontrôleur principal (110) et le microcontrôleur de supervision (120) de manière à permettre une supervision mutuelle. Le circuit de détection permet de détecter les défaillances systématiques et aléatoires.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : français (FR)
Langue de dépôt : français (FR)