WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017209782) RÉSEAU DE MOP DE MACHINE D'ÉTAT À RAFRAÎCHISSEMENT AUTOMATIQUE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2017/209782    N° de la demande internationale :    PCT/US2016/053338
Date de publication : 07.12.2017 Date de dépôt international : 23.09.2016
CIB :
G06F 13/16 (2006.01), G06F 15/78 (2006.01)
Déposants : ADVANCED MICRO DEVICES, INC. [US/US]; AMD Law Department 2485 Augustine Drive Santa Clara, CA 95054 (US)
Inventeurs : BRANDL, Kevin M.; (US).
HAMILTON, Thomas H.; (US)
Mandataire : POLANSKY, Paul J.; (US)
Données relatives à la priorité :
15/170,872 01.06.2016 US
Titre (EN) SELF REFRESH STATE MACHINE MOP ARRAY
(FR) RÉSEAU DE MOP DE MACHINE D'ÉTAT À RAFRAÎCHISSEMENT AUTOMATIQUE
Abrégé : front page image
(EN)In one form, a memory controller includes a controller and a memory operation array. The controller has an input for receiving a power state change request signal and an output for providing memory operations. The memory operation array comprises a plurality of entries, each entry comprising a plurality of encoded fields. The controller is responsive to an activation of the power state change request signal to access the memory operation array to fetch at least one entry, and to issue at least one memory operation indicated by the entry. In another form, a system comprises a memory system and a processor coupled to the memory system. The processor is adapted to access the memory module using such a memory controller.
(FR)Sous une de ses formes, l'invention concerne un contrôleur de mémoire et un réseau d'opérations de mémoire. Le contrôleur comporte une entrée pour la réception d'un signal de requête de changement d'état de puissance et une sortie pour la mise en œuvre d'opérations de mémoire. Le réseau d'opérations de mémoire comprenant une pluralité d'entrées, chaque entrée comprenant une pluralité de champs codés. Le contrôleur répond à une activation du signal de requête de changement d'état de puissance pour accéder au réseau d'opérations de mémoire pour extraire au moins une entrée, et pour émettre au moins une opération de mémoire indiquée par l'entrée. Selon une autre forme, l'invention concerne un système qui comprend un système de mémoire et un processeur couplé au système de mémoire. Le processeur permet d'accéder au module de mémoire au moyen d'un tel contrôleur de mémoire.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)