WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017204977) AMPLIFICATEUR DE LECTURE À LOGIQUE QUANTIQUE RÉCIPROQUE (RQL)
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2017/204977    N° de la demande internationale :    PCT/US2017/029632
Date de publication : 30.11.2017 Date de dépôt international : 26.04.2017
CIB :
G11C 7/06 (2006.01), G11C 7/10 (2006.01), G11C 11/44 (2006.01), G11C 11/16 (2006.01)
Déposants : NORTHROP GRUMMAN SYSTEMS CORPORATION [US/US]; 2980 FAIRVIEW PARK DRIVE FALLS CHURCH, Virginia 22042-4511 (US)
Inventeurs : MILLER, Donald L.; (US).
HERR, Quentin P.; (US).
HERR, Anna Y.; (US)
Mandataire : HARRIS, Christopher P.; (US)
Données relatives à la priorité :
15/167,317 27.05.2016 US
Titre (EN) RECIPROCAL QUANTUM LOGIC (RQL) SENSE AMPLIFIER
(FR) AMPLIFICATEUR DE LECTURE À LOGIQUE QUANTIQUE RÉCIPROQUE (RQL)
Abrégé : front page image
(EN)One embodiment describes a reciprocal quantum logic (RQL) sense amplifier system. The system includes an input stage configured to amplify a sense current received at an input. The system also includes a detection stage configured to trigger at least one detection Josephson junction (JJ) in response to the amplified sense current and based on a clock signal to generate a single flux quantum (SFQ) pulse. The system further includes a Josephson transmission line (JTL) stage configured to propagate the SFQ pulse to an output of the RQL sense amplifier system based on at least one output JJ and to generate a negative SFQ pulse to reset the at least one detection JJ and the at least one output JJ based on the clock signal. The clock signal is a quadrature clock signal comprising an in-phase component and a quadrature-phase component; the detection stage comprises a first clock transformer configured to bias the at least one detection JJ based on the in-phase component, wherein the reset JTL comprises a second clock transformer configured to bias the at least one reset JJ based on the in-phase component, and wherein the output JTL comprises a third clock transformer configured to bias the at least one output JJ based on the quadrature-phase component.
(FR)Un mode de réalisation de l'invention concerne un système amplificateur de détection à logique quantique réciproque (RQL). Le système comporte un étage d'entrée configuré pour amplifier un courant de détection reçu sur une entrée. Le système comprend également un étage de détection configuré pour déclencher au moins une jonction Josephson de détection (JJ) en réponse au courant de détection amplifié et sur la base d'un signal d'horloge pour générer une impulsion quantique à flux unique (SFQ). Le système comprend en outre un étage de ligne de transmission Josephson (JTL) configuré pour propager l'impulsion SFQ vers une sortie du système amplificateur de détection RQL sur la base d'au moins une JJ de sortie et pour générer une impulsion SFQ négative pour réinitialiser la ou les JJ de détection et la ou les JJ de sortie sur la base du signal d'horloge. Le signal d'horloge est un signal d'horloge en quadrature comprenant une composante en phase et une composante en quadrature ; l'étage de détection comprend un premier transformateur d'horloge configuré pour polariser la ou les JJ de détection sur la base de la composante en phase, la JTL de réinitialisation comprenant un second transformateur d'horloge configuré pour polariser la ou les JJ de réinitialisation sur la base de la composante en phase, et la JTL de sortie comprenant un troisième transformateur d'horloge configuré pour polariser la ou les JJ de sortie sur la base de la composante en quadrature ou en phase.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)