WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017196136) SYSTÈME ET PROCÉDÉ DE MISE EN OEUVRE EFFICACE ET SÛRE DE CONCEPTIONS LS
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2017/196136    N° de la demande internationale :    PCT/KR2017/004967
Date de publication : 16.11.2017 Date de dépôt international : 12.05.2017
CIB :
H04L 9/06 (2006.01), H04L 9/00 (2006.01)
Déposants : LG ELECTRONICS INC. [KR/KR]; 128, Yeoui-daero, Yeongdeungpo-gu, Seoul 07336 (KR).
UNICAMP [BR/BR]; University of Campinas Zeferino Vaz University Town Campinas/SP, 13083-970 (BR)
Inventeurs : JUNIO DA CRUZ, Rafael; (BR).
F. ARANHA, Diego; (BR).
LOPEZ HERNANDEZ, Julio cesar; (BR)
Mandataire : KIM, Yong In; (KR).
BAHNG, Hae Cheol; (KR)
Données relatives à la priorité :
62/335,649 12.05.2016 US
Titre (EN) A SYSTEM AND METHOD FOR EFFICIENT AND SECURE IMPLEMENTATION OF LS-DESIGNS
(FR) SYSTÈME ET PROCÉDÉ DE MISE EN OEUVRE EFFICACE ET SÛRE DE CONCEPTIONS LS
Abrégé : front page image
(EN)The invention provides implementations of the block cipher in resource-constrained ARM devices that may be applied to both 32-bit and 64-bit versions of side-channel resistant and vectorized code and provides improves both efficiency and compactness by using of algorithmic techniques and features specific to a target platform. Specifically, an unprotected 32-bit implementation improves speed while reducing code size and a vectorized implementation improves performance and speed the implementation of block cipher.
(FR)L'invention concerne des mises en oeuvre du cryptage par blocs dans des dispositifs ARM à ressources limitées, pouvant être appliquées à la fois à des versions à 32 bits et à 64 bits de code vectorisé et résistant de canal latéral, et permet d'améliorer à la fois l'efficacité et la compacité au moyen de techniques algorithmiques et de caractéristiques spécifiques à une plate-forme cible. En particulier, une mise en oeuvre à 32 bits non protégée améliore la vitesse tout en réduisant la taille de code et une mise en oeuvre vectorisée améliore les performances et la vitesse de la mise en oeuvre du cryptage par blocs.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)