WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017189371) SYSTÈME DE MÉMOIRE INTERCONNECTÉE ET SON PROCÉDÉ DE FONCTIONNEMENT
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2017/189371    N° de la demande internationale :    PCT/US2017/029001
Date de publication : 02.11.2017 Date de dépôt international : 21.04.2017
CIB :
G06F 13/16 (2006.01)
Déposants : SMART MODULAR TECHNOLOGIES, INC. [US/US]; 39870 Eureka Drive Newark, California 94560-4809 (US)
Inventeurs : ANANTHANARAYANAN, Rajesh; (US)
Mandataire : WONG, Kirk; (US).
REES, Karl; (US).
GU, Zhichong; (US).
NGUYEN, Michael; (US)
Données relatives à la priorité :
15/141,757 28.04.2016 US
Titre (EN) INTERCONNECTED MEMORY SYSTEM AND METHOD OF OPERATION THEREOF
(FR) SYSTÈME DE MÉMOIRE INTERCONNECTÉE ET SON PROCÉDÉ DE FONCTIONNEMENT
Abrégé : front page image
(EN)An interconnected memory system, and a method of operation thereof, including: a first discrete unit having a first unit processor and first unit memory module; a high-speed interconnect connected directly to the first unit memory module; and a second discrete unit having a second unit processor and a second unit memory module, the second unit memory module connected to the first unit memory module through the high-speed interconnect for utilizing the first unit memory module and the second unit memory module with the first unit processor.
(FR)La présente invention concerne un système de mémoire interconnectée et son procédé de fonctionnement, comprenant : une première unité discrète présentant un processeur de première unité et un module de mémoire de première unité ; une interconnexion à grande vitesse connectée directement au module de mémoire de première unité ; et une seconde unité discrète présentant un processeur de seconde unité et un module de mémoire de seconde unité, le module de mémoire de seconde unité connecté au module de mémoire de première unité au moyen de l'interconnexion à grande vitesse destinée à utiliser le module de mémoire de première unité et le module de mémoire de seconde unité avec le processeur de première unité.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)