Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2017174811) PROCESSEUR HYBRIDE À COMMANDE DE COMMUTATION BASÉE SUR UNE ATTRIBUTION DYNAMIQUE DE LARGEUR DE BANDE POUR SYSTÈME DE SATELLITE MULTIFAISCEAU
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2017/174811 N° de la demande internationale : PCT/EP2017/058471
Date de publication : 12.10.2017 Date de dépôt international : 07.04.2017
CIB :
H04B 7/185 (2006.01)
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
B
TRANSMISSION
7
Systèmes de transmission radio, c. à d. utilisant un champ de rayonnement
14
Systèmes relais
15
Systèmes relais actifs
185
Stations spatiales ou aériennes
Déposants :
THALES ALENIA SPACE ITALIA S.P.A. CON UNICO SOCIO [IT/IT]; Via Saccomuro, 24 00131 ROMA, IT
Inventeurs :
TOMASICCHIO, Giuseppe; IT
PASTORE, Gaetano; IT
LULLI, Guglielmo; IT
GIANCRISTOFARO, Domenico; IT
MOCA, Cinzia; IT
Mandataire :
BERGADANO, Mirko; IT
BOSIA, Alessandra; IT
BOGGIO, Luigi; IT
PLEBANI, Rinaldo; IT
CERBARO, Elena; IT
FRANZOLIN, Luigi; IT
BONGIOVANNI, Simone; IT
ZAMPROGNO, Bruno; IT
D'ANGELO, Fabio; IT
DI SCIUVA, Michele; IT
LOVINO, Paolo; IT
MARTINI, Gabriele; IT
NANNUCCI, Lorenzo; IT
FIUSSELLO, Francesco; IT
ECCETTO, Mauro; IT
CERNUZZI, Daniele; IT
BERNOTTI, Andrea; IT
MACCAGNAN, Matteo; IT
MANCONI, Stefano; IT
MANGINI, Simone; IT
BOSMAN, Cesare; IT
BELLEMO, Matteo; IT
SPALLA, Pietro; IT
CASCIANO, Lidia; IT
BERTOLOTTO, Simone; IT
ANDREOTTI, Erika; IT
GIANNINI, Manuela; IT
FIUME, Orazio; IT
MUSCONI, Roberta; IT
CATALDI, Giulia; IT
Données relatives à la priorité :
10201600003594207.04.2016IT
Titre (EN) HYBRID PROCESSOR WITH SWITCHING CONTROL BASED ON DYNAMIC BANDWIDTH ALLOCATION FOR MULTI-BEAM SATELLITE SYSTEMS
(FR) PROCESSEUR HYBRIDE À COMMANDE DE COMMUTATION BASÉE SUR UNE ATTRIBUTION DYNAMIQUE DE LARGEUR DE BANDE POUR SYSTÈME DE SATELLITE MULTIFAISCEAU
Abrégé :
(EN) The invention concerns a hybrid processor system (1) for use on board a telecommunications multi-beam satellite, that is controllable by a network control centre via one or more control channels and is designed to link ground terminals by: providing uplink and downlink traffic channels on several satellite beams; routing atomic switched information blocks from the uplink traffic channels to the downlink traffic channels; and exchanging signaling data with the ground terminals on one or more uplink signaling channels and one or more downlink signaling channels. All the atomic switched information blocks have one and the same given time duration and one and the same given baseband bandwidth. Each uplink traffic channel has a respective uplink bandwidth including respective uplink frequencies, and carries, at said respective uplink frequencies, respective atomic switched information blocks in respective uplink time slots organized into respective uplink time frames forming respective uplink time superframes. Each downlink traffic channel has a respective downlink bandwidth including respective downlink frequencies, and carries, at said respective downlink frequencies, respective atomic switched information blocks in respective downlink time slots organized into respective downlink time frames forming respective downlink time superframes. The hybrid processor system (1) comprises a burst switching processor (11), and an on-board processor controller (12), which is configured to store service information items indicative of: said given time duration and said given baseband bandwidth of the atomic switched information blocks; the respective uplink bandwidth, the respective uplink frequencies, a respective time length of the respective uplink time slots, and respective structure features of the respective uplink time frames and superframes of each uplink channel; the respective downlink bandwidth, the respective downlink frequencies, a respective time length of the respective downlink time slots, and respective structure features of the respective downlink time frames and superframes of each downlink channel; and quality of service and priority rules for serving the ground terminals. The on-board processor controller (12) is further configured to extract, from incoming signaling data received on the uplink signaling channel(s), capacity requests sent by the ground terminals, wherein the capacity requests are extracted by the on-board processor controller (12) by demodulating and decoding the incoming signaling data. Moreover, the on-board processor controller (12) is also configured to assign to each pair or set of ground terminals to be linked respective frequency, space and time resources on the basis of the stored service information items and of all the capacity requests received from the ground terminals, wherein said respective frequency, space and time resources includes: one or more respective uplink frequencies of one or more respective uplink channels provided on one or more respective satellite beams; one or more respective uplink time slots in one or more respective uplink time frames in one or more uplink time superframes of said one or more respective uplink channels; one or more respective downlink frequencies of one or more respective downlink channels provided on said one or more respective satellite beams; and one or more respective downlink time slots in one or more respective downlink time frames in one or more downlink time superframes of said one or more respective downlink channels. Additionally, the on-board processor controller (12) is further configured to: generate resource assignment messages indicative of the frequency and time resources assigned to the ground terminals; generate outgoing signaling data to be transmitted to the ground terminals on the downlink signaling channel(s), wherein the outgoing signaling data are generated by the on-board processor controller (12) by encoding and modulating the resource assignment messages; generate a routing map on the basis of the frequency, space and time resources assigned to the ground terminals; generate switching commands based on the routing map; extract, from control data received on the control channel(s), control messages sent by the network control centre, wherein the control messages are extracted by the on-board processor controller (12) by demodulating, decoding and decrypting the control data; and update the stored service information items on the basis of the control messages. The burst switching processor (11) is configured to route the atomic switched information blocks on the basis of the switching commands generated by the on-board processor controller (12). Whereby: the on-board processor controller (12) is configured to operate in a regenerative way with respect to the signaling data, and is reconfigurable by the network control centre; and the burst switching processor (11) is configured to operate in a digital transparent way with respect to the atomic switched information blocks, and is operable by the on-board processor controller (12) to route the atomic switched information blocks in frequency, space and time domains.
(FR) L'invention concerne un système de processeur hybride (1) destiné à être utilisé à bord d'un satellite multifaisceau de télécommunications, qui peut être commandé par un centre de commande de réseau par l'intermédiaire d'un ou de plusieurs canaux de commande et qui est conçu pour lier des terminaux au sol par : fourniture de canaux de trafic de liaison montante et de liaison descendante sur plusieurs faisceaux de satellite; acheminement de blocs d'informations à commutation atomique des canaux de trafic de liaison montante aux canaux de trafic de liaison descendante; et échange de données de signalisation avec les terminaux au sol sur un ou plusieurs canaux de signalisation de liaison montante et un ou plusieurs canaux de signalisation de liaison descendante. Tous les blocs d'informations à commutation atomique ont une même durée donnée et une seul et même largeur de bande en bande de base donnée. Chaque canal de trafic de liaison montante a une largeur de bande de liaison montante respective comprenant des fréquences de liaison montante respectives, et transporte, auxdites fréquences de liaison montante respectives, des blocs d'informations à commutation atomique respectifs dans des créneaux temporels de liaison montante respectifs organisés en trames temporelles de liaison montante respectives formant des supertrames temporelles de liaison montante respectives. Chaque canal de trafic de liaison descendante a une largeur de bande de liaison descendante respective comprenant des fréquences de liaison descendante respectives, et transporte, auxdites fréquences de liaison descendante respectives, des blocs d'informations à commutation atomique respectifs dans des créneaux temporels de liaison descendante respectifs organisés en trames temporelles de liaison descendante respectives formant des supertrames temporelles de liaison descendante respectives. Le système de processeur hybride (1) comprend un processeur de commutation en rafale (BSP) (11), et un contrôleur de processeur embarqué (OPC) (12), qui est configuré pour stocker des éléments d'informations de service indiquant : ladite durée donnée et ladite largeur de bande en bande de base donnée des blocs d'informations à commutation atomique; la largeur de bande de liaison montante respective, les fréquences de liaison montante respectives, une longueur temporelle respective des créneaux temporels de liaison montante respectifs, et des caractéristiques de structure respectives des trames et supertrames temporelles de liaison montante respectives de chaque canal de liaison montante; la largeur de bande de liaison descendante respective, les fréquences de liaison descendante respectives, une longueur temporelle respective des créneaux temporels de liaison descendante respectifs, et des caractéristiques de structure respectives des trames et supertrames temporelles de liaison descendante respectives de chaque canal de liaison descendante; et des règles de qualité de service et de priorité pour desservir les terminaux au sol. Le contrôleur de processeur embarqué (12) est en outre configuré pour extraire, de données de signalisation entrantes reçues sur le ou les canaux de signalisation de liaison montante, des demandes de capacité envoyées par les terminaux au sol, les demandes de capacité étant extraites par le contrôleur de processeur embarqué (12) par démodulation et décodage des données de signalisation entrantes. De plus, le contrôleur de processeur embarqué (12) est également configuré pour attribuer, à chaque paire ou ensemble de terminaux au sol devant être liés, des ressources de fréquence, d'espace et de temps respectives sur la base des éléments d'informations de service stockés et de toutes les demandes de capacité reçues en provenance des terminaux au sol, lesdites ressources de fréquence, d'espace et de temps respectives comprenant : une ou plusieurs fréquences de liaison montante respectives d'un ou de plusieurs canaux de liaison montante respectifs disposés sur un ou plusieurs faisceaux de satellite respectifs; un ou plusieurs créneaux temporels de liaison montante respectifs dans une ou plusieurs trames temporelles de liaison montante respectives dans une ou plusieurs supertrames de temps de liaison montante dudit ou desdits canaux de liaison montante respectifs; une ou plusieurs fréquences de liaison descendante respectives d'un ou de plusieurs canaux de liaison descendante respectifs disposés sur ledit ou lesdits faisceaux de satellite respectifs; et un ou plusieurs créneaux temporels de liaison descendante respectifs dans une ou plusieurs trames temporelles de liaison descendante respectives dans une ou plusieurs supertrames temporelles de liaison descendante dudit ou desdits canaux de liaison descendante respectifs. De plus, le contrôleur de processeur embarqué (12) est en outre configuré pour : générer des messages d'attribution de ressources indiquant les ressources de fréquence et de temps attribuées aux terminaux au sol; générer des données de signalisation sortantes à transmettre aux terminaux au sol sur le ou les canaux de signalisation de liaison descendante, les données de signalisation sortantes étant générées par le contrôleur de processeur embarqué (12) par codage et modulation des messages d'attribution de ressources; générer une carte d'acheminement sur la base des ressources de fréquence, d'espace et de temps attribuées aux terminaux au sol; générer des instructions de commutation sur la base de la carte d'acheminement; extraire, de données de commande reçues sur le ou les canaux de commande, des messages de commande envoyés par le centre de commande de réseau, les messages de commande étant extraits par le contrôleur de processeur embarqué (12) par démodulation, décodage et déchiffrement des données de commande; et mettre à jour les éléments d'informations de service stockés sur la base des messages de commande. Le processeur de commutation en rafale (11) est configuré pour acheminer les blocs d'informations à commutation atomique sur la base des instructions de commutation générées par le contrôleur de processeur embarqué (12). De ce fait, le contrôleur de processeur embarqué (12) est configuré pour fonctionner d'une manière régénérative relativement aux données de signalisation, et est reconfigurable par le centre de commande de réseau; et le processeur de commutation en rafale (11) est configuré pour fonctionner de manière transparente numérique relativement aux blocs d'informations à commutation atomique, et est exploitable par le contrôleur de processeur embarqué (12) pour acheminer les blocs d'informations à commutation atomique dans des domaines de fréquence, d'espace et de temps.
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)